[发明专利]EFUSE的纠错方法在审
申请号: | 201911359023.0 | 申请日: | 2019-12-25 |
公开(公告)号: | CN111240884A | 公开(公告)日: | 2020-06-05 |
发明(设计)人: | 谢志斌;汪成喜;王照钢;徐桂霜;徐栋麟 | 申请(专利权)人: | 上海亮牛半导体科技有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11C29/42 |
代理公司: | 大连科技专利代理有限责任公司 21119 | 代理人: | 龙锋 |
地址: | 201207 上海市浦东新区中国*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | efuse 纠错 方法 | ||
本发明公开了一种EFUSE的纠错方法,将EFUSE按32BIT分组,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27BIT其中一个BIT不能写1时,将其编号写入并寄存在高5BIT中,内部逻辑将高5BIT翻译成1,并将高5BIT的1通过镜像将低27BIT中不能写1的BIT变成1。本发明的特点是:纠错原理简单,通过高5BIT对低27BIT纠错,不需要复杂的运算,用户容易理解。
技术领域
本发明涉及电子技术领域,具体涉及一种EFUSE的纠错方法。
背景技术
EFUSE出厂值为0,可以按BIT做写1操作,当发现某个BIT写1失败时,就需要有一个纠错的方法,现有纠错方法主要采用ECC算法,但其运算复杂,用户不容易理解。
发明内容
本发明的目的在于克服上述不足问题,提供一种EFUSE的纠错方法。
本发明为实现上述目的所采用的技术方案是:EFUSE的纠错方法,将EFUSE按32BIT分组,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27BIT其中一个BIT不能写1时,将其编号写入并寄存在高5BIT中,内部逻辑将高5BIT翻译成1,并将高5BIT的1通过镜像将低27BIT中不能写1的BIT变成1。
所述高5BIT在镜像后寄存不可见全为0。
本发明的特点是:纠错原理简单,通过高5BIT对低27BIT纠错,不需要复杂的运算,用户容易理解。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。
图1是本发明的EFUSE按32BIT分组示意图。
图2是本发明的EFUSE默认值为全0示意图。
图3是本发明纠错流程示意图。
具体实施方式
以下结合附图1-3所示对本发明作进一步详细说明,但不作为对本发明的限定。
本发明为一种EFUSE的纠错方法,将EFUSE按32BIT分组,分组单元小,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27BIT其中一个BIT不能写1时,将其对应的编号写入并寄存在高5BIT中,内部逻辑启动纠错将高5BIT翻译成1,并将高5BIT的1通过镜像将低27BIT中不能写1的BIT变成1待CPU读取,且所述高5BIT在镜像后寄存不可见全为0,例如27BIT中位置9不能写1时,将其对应编号9写入高5BIT中,内部逻辑将高5BIT中的9bit翻译成1,然后将高5BIT的1通过镜像将低27BIT中位置9变成1,并将高5BIT恢复默认值。
本发明适用于1BIT错误纠错,纠错原理简单,通过高5BIT对低27BIT纠错,不需要复杂的运算,CPU不需要再进行计算可以直接得到正确值,而且用户容易理解。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明披露的技术范围内,根据本发明的技术方案及其发明构思加以等同替换或改变,都应涵盖在本发明的保护范围之内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海亮牛半导体科技有限公司,未经上海亮牛半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911359023.0/2.html,转载请声明来源钻瓜专利网。