[发明专利]一种应用于射频收发机的本振信号产生电路在审
申请号: | 201911258914.7 | 申请日: | 2019-12-10 |
公开(公告)号: | CN110943740A | 公开(公告)日: | 2020-03-31 |
发明(设计)人: | 王永刚;赵晶文;刘亮明 | 申请(专利权)人: | 苏州云芯微电子科技有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099;H03L7/093 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 史俊军 |
地址: | 215332 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 射频 收发 信号 产生 电路 | ||
本发明公开了一种应用于射频收发机的本振信号产生电路,包括压控振荡器、时钟调节电路、混频电路和正交分频器;压控振荡器输出三分之四LO频率的时钟信号;时钟调节电路接收三分之四LO频率的时钟信号,并将其调节成三分二LO频率的时钟信号;混频电路接收三分之四LO频率的时钟信号和三分二LO频率的时钟信号,并将两者进行混频获得二倍LO频率的时钟信号;正交分频器接收二倍LO频率的时钟信号,对其进行正交分频,获得正交的本振信号。本发明压控振荡器的振荡频率在LO频率的三分之四处,通过混频方式,产生射频收发机的本振信号,可以有效消除牵引效应的影响,大大地提高了LO信号的稳定性和相位噪声性能。
技术领域
本发明涉及一种应用于射频收发机的本振信号产生电路,属于射频集成电路技术领域。
背景技术
随着移动通信、雷达、空间技术和测试测量技术的迅猛发展,对射频收发机提出了越来越高的要求。小体积、高指标和低功耗是当今射频收发机技术发展的方向。对应高集成度的单片射频收发器,往往会采用直接变频架构;虽然直接变频架构带来高集成度、低功耗和大信号带宽等优势,但是也有一些自身的劣势,比如:发射频率和本振(LocalOscillator,简称LO)频率相同,锁相环的压控振荡器(Voltage Controlled Oscillator,简称VCO)振荡频率取在LO频率或是LO二倍频率处,发射功放将通过基波或二次谐波对VCO造成频率牵引,这种频率牵引效应会严重影响LO信号的稳定性,导致相位噪声的恶化。
发明内容
本发明提供了一种应用于射频收发机的本振信号产生电路,解决了背景技术中披露的问题。
为了解决上述技术问题,本发明所采用的技术方案是:
一种应用于射频收发机的本振信号产生电路,包括压控振荡器、时钟调节电路、混频电路和正交分频器;
压控振荡器输出三分之四LO频率的时钟信号;
时钟调节电路接收三分之四LO频率的时钟信号,并将其调节成三分二LO频率的时钟信号;
混频电路接收三分之四LO频率的时钟信号和三分二LO频率的时钟信号,并将两者进行混频获得二倍LO频率的时钟信号;
正交分频器接收二倍LO频率的时钟信号,对其进行正交分频,获得正交的本振信号。
还包括缓冲电路,缓冲电路接收压控振荡器输出的三分之四LO频率时钟信号,将三分之四LO频率时钟信号传输给时钟调节电路和混频电路。
时钟调节电路包括二分频器和相位调节电路,二分频器对三分之四LO频率的时钟信号进行二分频处理,相位调节电路设置为调节二分频处理后时钟信号的相位,获得三分二LO频率的时钟信号。
还包括设置混频电路和正交分频器之间的选频电路,选频电路滤除三分之四LO频率的时钟信号和三分二LO频率的时钟信号混频获得的差频信号。。
选频电路包括电感L1~L2、可编程电容C1~C2和固定电容C3;
可编程电容C1的正极连接选频电路的正输入端、选频电路的正输出端和电感L1的一端,电感L1的另一端分别连接电感L2的一端和固定电容C3的正极,电感L2的另一端连接可编程电容C2的正极、选频电路的负输入端和选频电路的负输出端,可编程电容C1的负极、可编程电容C2的负极和固定电容C3的负极均接地。
混频电路采用差分异或门逻辑实现。
混频电路包括MOS管MN1~MN8、MOS管MP1~MP2;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州云芯微电子科技有限公司,未经苏州云芯微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911258914.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:基于弹性形状记忆聚合物的柔性电子产品
- 下一篇:棉花专用液体肥及其施肥方法