[发明专利]YUV4:4:4数据的编解码方法有效

专利信息
申请号: 201911165942.4 申请日: 2019-11-25
公开(公告)号: CN111031388B 公开(公告)日: 2022-05-20
发明(设计)人: 刘正 申请(专利权)人: 无锡思朗电子科技有限公司
主分类号: H04N21/44 分类号: H04N21/44;H04N21/4402;H04N19/42;H04N5/765
代理公司: 无锡知之火专利代理事务所(特殊普通合伙) 32318 代理人: 袁粉兰
地址: 214000 江苏省无锡市*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: yuv4 数据 解码 方法
【权利要求书】:

1.一种YUV4:4:4数据的编解码方法,其特征在于,包括:

步骤S1:获得YUV4:4:4采样格式的24bit的第一时序数据;

步骤S2:将第一时序数据进行缓存、重新排序,得到两组YUV4:2:2采样格式的16bit的第二中间数据;其中,两组第二中间数据的信息组合包含第一时序数据的所有像素点的信息;

步骤S3:将两组第二中间数据分别进行BT1120时序输出,得到两组YUV4:2:2采样格式、以BT1120输出的16bit的第二时序数据;输出的第二时序数据的时钟和第一时序数据的时钟完全一致,且两组第二时序数据的内嵌时序完全一致;

步骤S4:将每组第二时序数据分别进行数据压缩,得到相应的YUV4:2:0采样格式、12bit的第三时序数据;

步骤S5:解压缩两组第三时序数据,并进行BT1120时序输出,还原得到两组YUV4:2:2采样格式、以BT1120输出的16bit的第二时序数据;

步骤S6:通过内部数据重整,将两组第二时序数据反向还原为YUV4:4:4采样格式的24bit的第一时序数据。

2.根据权利要求1所述的YUV4:4:4数据的编解码方法,其特征在于,

第一时序数据的存储格式为:8列Y,8列U,8列V;

第一组的第二时序数据的存储格式为:第一行全部Y,第二行全部的偶数列V构成的4项有效V和全部的偶数列V的副本构成的4项冗余V;

第二组的第二时序数据的存储格式为:第一行全部U,第二行全部的奇数列V构成的4项有效V和全部的奇数列V的副本构成的4项冗余V;

两组第三时序数据的存储格式均在对应的第二时序数据的存储格式的基础上删除了第二行的4项冗余V。

3.根据权利要求2所述的YUV4:4:4数据的编解码方法,其特征在于,两组第二时序数据和两组第三时序数据的存储格式的第二行中每一有效V及其相应的冗余V之间均间隔一项V。

4.根据权利要求2所述的YUV4:4:4数据的编解码方法,其特征在于,

第一时序数据的存储格式为第一行:{Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7}第二行:{U0、U1、U2、U3、U4、U5、U6、U7},第三行:{V0、V1、V2、V3、V4、V5、V6、V7};

第一组的第二时序数据的存储格式为:{Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7}第二行:{V0、V2、V0、V2、V4、V6、V4、V6};

第二组的第二时序数据的存储格式为:{U0、U1、U2、U3、U4、U5、U6、U7}第二行:{V1、V3、V1、V3、V5、V7、V5、V7};

第一组的第三时序数据的存储格式为:{Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7}第二行:{V0、V2、V4、V6};

第二组的第三时序数据的存储格式为:{U0、U1、U2、U3、U4、U5、U6、U7}第二行:{V1、V3、V5、V7}。

5.根据权利要求1所述的YUV4:4:4数据的编解码方法,其特征在于,步骤S1包括通过HDMI phy芯片将输入的HDMI源信号转换为YUV4:4:4采样格式的24bit的第一时序数据;步骤S6还包括将反向还原得到的第一时序数据通过HDMI phy芯片将第一时序数据还原为HDMI源信号。

6.根据权利要求1~5中的任一项所述的YUV4:4:4数据的编解码方法,其特征在于,步骤S2、步骤S3和步骤S6均通过FPGA实现。

7.根据权利要求1~5中的任一项所述的YUV4:4:4数据的编解码方法,其特征在于,步骤S4和步骤S5具体通过压缩数字视频编解码芯片实现。

8.根据权利要求7所述的YUV4:4:4数据的编解码方法,其特征在于,所述压缩数字视频编解码芯片包括海思Hi3559AV100芯片、海思Hi3519AV100芯片、海思Hi3516DV300芯片、海思Hi3516CV500芯片、安霸A7LA50芯片、安霸A7LA70芯片、安霸A12LA55芯片和安霸A12LA75芯片中的任一种。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡思朗电子科技有限公司,未经无锡思朗电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201911165942.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top