[发明专利]PUF单元阵列及其制造方法、以及用于设计PUF单元阵列的系统有效
申请号: | 201911051433.9 | 申请日: | 2019-10-31 |
公开(公告)号: | CN111125986B | 公开(公告)日: | 2023-03-21 |
发明(设计)人: | 李承恩;吕士濂 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G06F30/392 | 分类号: | G06F30/392;H01L27/02 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | puf 单元 阵列 及其 制造 方法 以及 用于 设计 系统 | ||
1.一种物理不可复制功能(PUF)单元阵列,包括:
第一PUF单元,在第一方向上布置在第一列中,所述第一PUF单元包括:
第一组导电结构,在所述第一方向上和不同于所述第一方向的第二方向上延伸,所述第一组导电结构位于第一金属层上,并且包括在至少所述第二方向上延伸的第一导电结构和在至少第二方向上延伸且在所述第一方向上与所述第一导电结构分离的第二导电结构;和
第二PUF单元,在所述第一方向上布置在第二列中,所述第二PUF单元包括:
第二组导电结构,在所述第一方向和所述第二方向上延伸,位于所述第一金属层上,并且包括在至少所述第二方向上延伸的第三导电结构和在至少所述第二方向上延伸且在第一方向上与所述第三导电结构分离的第四导电结构;
其中,关于至少所述第二PUF单元或所述第一PUF单元的在所述第二方向上的中心线,至少所述第一导电结构与所述第三导电结构或者所述第二导电结构与所述第四导电结构彼此对称。
2.根据权利要求1所述的PUF单元阵列,还包括:
第一组PUF单元,具有第一数量的PUF单元,所述第一组PUF单元包括第一PUF单元;以及
第二组PUF单元,具有与所述第一数量的PUF单元相等的第二数量的PUF单元,所述第二组PUF单元包括第二PUF单元。
3.根据权利要求2所述的PUF单元阵列,其中
所述第一组PUF单元和所述第二组PUF单元中的每个PUF单元具有相应的输出引脚,所述相应的输出引脚具有相应的地址,以及
所述第一组PUF单元和所述第二组PUF单元中的每个PUF单元的每个相应的输出引脚的每个地址是随机排列的。
4.根据权利要求1所述的PUF单元阵列,还包括:
第三PUF单元,在所述第二方向上布置在所述第一行中,所述第三PUF单元与所述第一PUF单元关于在第一方向上的第一线彼此对称,所述第三PUF单元包括:
第三组导电结构,在至少所述第二方向上延伸,位于所述第一金属层上,并且包括在至少所述第二方向上延伸的第五导电结构和在至少所述第二方向上延伸且在所述第一方向上与所述第五导电结构分离的第六导电结构;和
第四PUF单元,布置在所述第一行中,所述第四PUF单元与所述第二PUF单元关于在第一方向上的第二线彼此对称,所述第四PUF单元包括:
第四组导电结构,在至少所述第二方向上延伸,位于第一金属层上,并且包括在至少所述第二方向上延伸的第七导电结构和在至少所述第二方向上延伸且在所述第一方向上与所述第七导电结构分离的第八导电结构;
其中,关于至少所述第三PUF单元或所述第四PUF单元的在所述第二方向上的中心线,至少所述第五导电结构与所述第七导电结构或者所述第六导电结构与所述第八导电结构彼此对称;和
所述第一PUF单元和所述第二PUF单元在所述第二方向上布置在第二行中。
5.根据权利要求4所述的PUF单元阵列,其中
所述第三PUF单元布置在所述第一列中;
所述第四PUF单元布置在所述第二列中;
所述第一行与所述第二行相邻;以及
所述第一列与所述第二列相邻。
6.根据权利要求4所述的PUF单元阵列,其中
所述第四PUF单元布置在所述第一列中;
所述第三PUF单元布置在所述第二列中;
所述第一行与所述第二行相邻;以及
所述第一列与第二列相邻。
7.根据权利要求1所述的PUF单元阵列,其中
所述第一PUF单元还包括:
第一反相器;和
第二反相器,与所述第一反相器交叉耦合;
所述第二PUF单元还包括:
第三反相器;和
第四反相器,与所述第三反相器交叉耦合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911051433.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:系统故障定位系统和方法
- 下一篇:半导体封装和制造半导体封装的方法