[发明专利]具有解耦的斩波频率和阈值频率的斩波放大器在审
申请号: | 201910903412.9 | 申请日: | 2019-09-24 |
公开(公告)号: | CN110971203A | 公开(公告)日: | 2020-04-07 |
发明(设计)人: | B·K·瓦沙;V·V·伊万诺夫;P·卡斯利卡;S·K·普利贾拉 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03F3/45 | 分类号: | H03F3/45 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 孙尚白 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 频率 阈值 放大器 | ||
1.一种斩波放大器电路,其包括:
具有斩波电路系统、开关电容滤波器和多个增益级的第一放大器路径;以及
具有前馈增益级的第二放大器路径,其中所述斩波电路系统的斩波频率大于阈值频率,在该情况下,使用所述第二放大器路径而不是所述第一放大器路径。
2.根据权利要求1所述的斩波放大器电路,其中所述第一放大器路径的所述多个增益级包括在所述开关电容滤波器之前的第一增益级和在所述开关电容滤波器之后的第二增益级,其中所述第二增益级设置所述阈值频率。
3.根据权利要求2所述的斩波放大器电路,其中所述第二增益级包括具有级联增益级的第一并行增益路径,以及具有前馈增益级的第二并行增益路径。
4.根据权利要求3所述的斩波放大器电路,其中所述第一并行增益路径的增益高于所述第二并行增益路径的增益,并且其中所述第一并行增益路径应用于低于阈值的频率。
5.根据权利要求1所述的斩波放大器电路,其中所述斩波频率是所述阈值频率的至少两倍。
6.根据权利要求3所述的斩波放大器电路,其中所述级联增益级抑制来自所述第二放大器路径的所述前馈增益级的偏移。
7.根据权利要求2所述的斩波放大器电路,其中所述第二增益级基于关系GM2/CM2设置所述阈值频率,其中GM2是所述第二增益级的跨导,并且CM2是用于所述斩波放大器电路的补偿频率电容。
8.根据权利要求3所述的斩波放大器电路,其中所述第二并行增益路径的所述前馈增益级设置所述阈值频率。
9.根据权利要求3所述的斩波放大器电路,其中所述级联增益级中的每个包括差分晶体管对,并且其中所述第二并行增益路径的所述前馈增益级包括差分晶体管对。
10.根据权利要求8所述的斩波放大器电路,还包括:
用于与所述级联增益级相关联的第一差分晶体管对的第一电流源;
用于与所述级联增益级相关联的第二差分晶体管对的第二电流源;以及
用于与所述第二并行增益路径的所述前馈增益级相关联的第三差分晶体管对的第三电流源,其中所述第三电流源被设置为高于所述第二电流源的值。
11.根据权利要求3所述的斩波放大器电路,其中所述第二并行增益路径的所述前馈增益级具有非线性响应。
12.一种系统,其包括:
斩波放大器电路,其具有:
第一放大器路径,其具有斩波电路系统、开关电容滤波器、在所述开关电容滤波器之前的第一增益级、以及在所述开关电容滤波器之后的第二增益级;以及
具有前馈增益级的第二放大器路径,其中所述斩波电路系统的斩波频率大于阈值频率,在该情况下,使用所述第二放大器路径而不是所述第一放大器路径;以及
输入侧电路,其被配置为向所述斩波放大器电路提供差分输入信号。
13.根据权利要求12所述的系统,其中所述第二增益级包括具有不同增益的第一并行增益路径和第二并行增益路径。
14.根据权利要求13所述的系统,其中所述第二增益级的所述第一并行增益路径包括级联增益级,并且其中所述第二增益级的所述第二并行增益路径包括前馈增益级。
15.根据权利要求14所述的系统,其中所述第一并行增益路径的增益高于所述第二并行增益路径的增益,并且其中所述第一并行增益路径应用于低于所述阈值频率的频率。
16.根据权利要求13所述的系统,其中所述斩波频率是所述阈值频率的至少两倍。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910903412.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件
- 下一篇:聚酰胺组合物、成型品和半芳香族聚酰胺