[发明专利]一种多余度飞机管理计算机的三通道CPU同步方法在审
申请号: | 201910807476.9 | 申请日: | 2019-08-29 |
公开(公告)号: | CN110673690A | 公开(公告)日: | 2020-01-10 |
发明(设计)人: | 杨坤;张波;王喆;陈齐文;王钦;王祎博 | 申请(专利权)人: | 四川腾盾科技有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 51214 成都九鼎天元知识产权代理有限公司 | 代理人: | 李想 |
地址: | 610000 四川省成都市金牛高*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 三通道 同步完成 管理计算机 系统计数器 握手 同步逻辑 飞机 无人机飞行控制系统 结果寄存器 同步寄存器 应用程序 成功 返回 配置 | ||
1.一种多余度飞机管理计算机的三通道CPU同步方法,在三通道CPU中均配置有同步寄存器和结果寄存器,其特征在于,该方法包括如下步骤:
(1)判断是否完成三通道CPU同步,若系统计数器的同步完成标志为真,则三通道CPU同时进入应用程序;若系统计数器的同步完成标志为假,则进入同步逻辑;
(2)同步逻辑
1)高握手同步:每一个通道CPU的同步寄存器发出同步信号“1”,并接收其他两通道CPU的同步信号,延迟一段时间后,读取每一个通道CPU的结果寄存器,在预设时间段内,判断本通道CPU与其它两个通道CPU是否同步,若为“是”,则高握手同步成功,并执行步骤2);若为“否”,则高握手同步失败,并报警同步故障;
2)低握手同步:每一个通道CPU的同步寄存器发出同步信号“0”,并接收其他两通道CPU的同步信号,延迟一段时间,读取每一个通道CPU的结果寄存器,在预设时间段内,判断本通道CPU与其它两个通道CPU是否同步,若为“是”,则低握手同步成功,并进入步骤(3);若为“否”,则低握手同步失败,并报警同步故障;
(3)表示三通道CPU同步完成,置系统计数器的同步完成标志为真,并返回至步骤(1)。
2.根据权利要求1所述的多余度飞机管理计算机的三通道CPU同步方法,其特征在于,在步骤1)中,通过向每一个通道CPU的同步寄存器写入0x55,则表示发出同步信号“1”。
3.根据权利要求1所述的多余度飞机管理计算机的三通道CPU同步方法,其特征在于,在步骤2)中,通过向每一个通道CPU的同步寄存器写入0xAA,则表示发出同步信号“0”。
4.根据权利要求1所述的多余度飞机管理计算机的三通道CPU同步方法,其特征在于,在步骤1)中,读取本通道CPU的结果寄存器中相应bit位,若bit位的值为“1”,则表示本通道CPU与该bit位所对应的通道CPU同步。
5.根据权利要求1所述的多余度飞机管理计算机的三通道CPU同步方法,其特征在于,在步骤2)中,读取本通道CPU的结果寄存器中相应bit位,若bit位的值为“0”,则表示本通道CPU与该bit位所对应的通道CPU同步。
6.根据权利要求1所述的多余度飞机管理计算机的三通道CPU同步方法,其特征在于,所述系统计数器在初始状态下的同步完成标志为假。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川腾盾科技有限公司,未经四川腾盾科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910807476.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:时钟控制电路及方法
- 下一篇:电子系统、感测电路以及感测方法