[发明专利]以太网接口及相关系统、方法和设备有效
| 申请号: | 201910784382.4 | 申请日: | 2019-08-23 |
| 公开(公告)号: | CN112422295B | 公开(公告)日: | 2023-06-13 |
| 发明(设计)人: | V·艾耶;陈强;臧军领;S·I·阿克哈尔 | 申请(专利权)人: | 微芯片技术股份有限公司 |
| 主分类号: | H04L12/02 | 分类号: | H04L12/02;H04L12/413;H04L12/40 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈斌 |
| 地址: | 美国亚*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 以太网 接口 相关 系统 方法 设备 | ||
1.一种用于以太网接口的方法,包括:
生成时钟;
使用所述时钟以第一时钟速率对以太网物理层的数据路径进行计时;
使用所述时钟对用于将所述以太网物理层与以太网链路层可操作地耦合的第一接口进行计时,其中对所述第一接口进行计时包括以等于或小于所述第一接口的位速率的第二时钟速率对所述第一接口进行计时;以及
使所述第一接口的位速率和时钟速率与所述以太网链路层处的第二接口的位速率和时钟速率同步。
2.根据权利要求1所述的方法,其中以第一频率生成所述时钟包括在晶体振荡器处以所述第一频率生成所述时钟。
3.根据权利要求1所述的方法,还包括响应于所述时钟而生成分频时钟。
4.根据权利要求3所述的方法,其中以等于所述接口的位速率的所述第二时钟速率对所述接口进行计时包括使用所述分频时钟以等于所述接口的位速率的所述第二时钟速率对所述接口进行计时。
5.根据权利要求1所述的方法,其中所述第二时钟速率是5兆赫兹并且所述第一时钟速率是25兆赫兹。
6.根据权利要求1所述的方法,其中所述第二时钟速率是2.5兆赫兹并且所述第一时钟速率是25兆赫兹。
7.根据权利要求1所述的方法,还包括在所述数据路径处从第一时钟域跨越到第二时钟域,其中所述第一时钟域与所述第一时钟速率相关联并且所述第二时钟域与所述第二时钟速率相关联。
8.根据权利要求1所述的方法,还包括响应于电磁发射(EME)限制而选择所述第一接口的所述第二时钟速率。
9.一种用于以太网接口的系统,包括:
以太网物理层的数据路径,所述数据路径被配置用于第一时钟速率;
第一接口,所述第一接口用于将所述以太网物理层可操作地耦合到以太网链路层,所述第一接口被配置用于小于或等于所述第一接口的位速率的第二时钟速率;
时钟发生器,所述时钟发生器被配置为生成时钟,所述时钟用于对所述数据路径进行计时并用于对所述第一接口进行计时;和
所述以太网链路层的谐调层,所述谐调层被配置为使所述第一接口的位速率和时钟速率与第二接口的位速率和时钟速率同步。
10.根据权利要求9所述的系统,其中所述数据路径包括时钟和数据恢复电路。
11.根据权利要求9所述的系统,还包括被配置为响应于所述时钟而提供分频时钟的时钟接口。
12.根据权利要求11所述的系统,其中所述数据路径被配置为响应于从所述时钟接口接收的一个或多个控制信号而从第一时钟域跨越到第二时钟域。
13.根据权利要求12所述的系统,其中所述第一时钟域与所述第一时钟速率相关联并且所述第二时钟域与所述第二时钟速率相关联。
14.根据权利要求9所述的系统,其中所述第二时钟速率是5兆赫兹并且所述第一时钟速率是25兆赫兹。
15.根据权利要求9所述的系统,其中所述第二时钟速率是2.5兆赫兹并且所述第一时钟速率是25兆赫兹。
16.根据权利要求9所述的系统,其中所述第一接口包括一个或多个输出,并且所述一个或多个输出的输出被分配给用于非排他性冲突避免信令的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微芯片技术股份有限公司,未经微芯片技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910784382.4/1.html,转载请声明来源钻瓜专利网。





