[发明专利]加速SOC内核读取指令的方法及系统在审
申请号: | 201910557167.0 | 申请日: | 2019-06-25 |
公开(公告)号: | CN110297660A | 公开(公告)日: | 2019-10-01 |
发明(设计)人: | 韩春 | 申请(专利权)人: | 江苏沁恒股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 胡彬 |
地址: | 210012 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内核 读取指令 指令缓存单元 指令控制单元 数据传输 跳转地址 跳转 指令 数据写入指令 指令分析单元 数据库存储 数据预处理 等待周期 地址发生 缓存单元 目标地址 数据建立 指令数据 读出 运算 数据库 存储 传输 分析 | ||
1.一种加速SOC内核读取指令的方法,其特征在于,包括如下步骤:
S1、数据预处理,指令分析单元读出Flash单元中的指令进行分析,将跳转地址及该跳转地址中存放的数据建立数据库;
S2、将S1中建立的数据库存储在FLASH单元中;
S3、将S2中存储于FLASH单元的数据写入指令缓存单元;
S4、指令跳转时,指令控制单元将目标地址传输到FLASH单元和指令缓存单元,在Flash单元读取指令等待时将指令缓存单元的数据传输到内核,直至从FLASH单元中读到数据后指令控制单元将FLASH单元中的数据传输到内核。
2.根据权利要求1所述的方法,其特征在于,S2中,指令缓存单元包括:包括指令缓冲控制单元、CAM存储器和SRAM存储器;指令缓冲控制单元,将指令分析单元的分析结果中的地址信息保存在所述CAM存储器中,对应的指令数据信息保存在SRAM存储器中,CAM存储器中的存放的地址信息与SRAM存储器中存放的数据信息一一对应。
3.一种加速SOC内核读取指令的系统,其特征在于,包括:内核、FLASH单元、指令分析单元、指令控制单元和指令缓冲单元;
所述指令分析单元,用于对指令数据进行分析,获取跳转到的目标地址的首地址,并将符合条件的地址及该地址中存放的指令数据保存在指令缓冲单元中;
所述指令控制单元,用于将指令分析单元的分析结果写入所述指令缓冲单元,同时所述指令控制单元对所述内核访问Flash单元的地址进行分析,当判断访问Flash单元的地址发生跳转时,所述指令控制单元将跳转的目标地址同时发送给所述指令缓冲单元和所述Flash单元。
4.根据权利要求3所述的系统,其特征在于,所述指令分析单元集成在SOC芯片内部或者设于SOC芯片外部。
5.根据权利要求3所述的系统,其特征在于,指令缓冲单元包括指令缓冲控制单元、CAM存储器和SRAM存储器;
所述指令缓冲控制单元,用于保存所述指令分析单元分析的结果,同时负责查找指令控制单元传输过来的地址所对应的指令数据。所述指令缓冲控制单元,将所述指令分析单元的分析结果中的地址信息保存在所述CAM存储器中,对应的指令数据信息保存在所述SRAM存储器中。
6.根据权利要求5所述的系统,其特征在于,所述CAM存储器中的存放的地址信息与所述SRAM存储器中存放的数据信息一一对应。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏沁恒股份有限公司,未经江苏沁恒股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910557167.0/1.html,转载请声明来源钻瓜专利网。