[发明专利]半导体器件、控制系统和半导体器件的控制方法有效
| 申请号: | 201910548857.X | 申请日: | 2019-06-24 |
| 公开(公告)号: | CN110658988B | 公开(公告)日: | 2023-08-11 |
| 发明(设计)人: | 早川雄贵;加谷俊之;芝原真一 | 申请(专利权)人: | 瑞萨电子株式会社 |
| 主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F11/10 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 李辉;董典红 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体器件 控制系统 控制 方法 | ||
1.一种半导体器件,包括:
第一处理器,包括第一高速缓冲存储器,并且执行软件锁定步骤;
第二处理器,包括第二高速缓冲存储器,并且执行所述软件锁定步骤;
存储器,包括第一区域、第二区域和第三区域;
第一侦听控制电路,耦合到所述第一处理器和所述存储器,并且控制所述第一处理器对所述第二高速缓冲存储器的第一侦听操作;
第二侦听控制电路,耦合到所述第二处理器和所述存储器,并且控制所述第二处理器对所述第一高速缓冲存储器的第二侦听操作;以及
控制器,控制所述第一侦听控制电路和所述第二侦听控制电路,
其中所述控制器:
当所述软件锁定步骤不被执行时,允许所述第一侦听控制电路和所述第二侦听控制电路分别执行所述第一侦听操作和所述第二侦听操作;以及
当所述软件锁定步骤被执行时,禁止所述第一侦听控制电路和所述第二侦听控制电路分别执行所述第一侦听操作和所述第二侦听操作,
其中,所述第一处理器:
执行用于所述软件锁定步骤的第一软件;以及
在所述第一区域中写入所述第一软件的第一执行结果,
其中,所述第二处理器:
执行用于所述软件锁定步骤的第二软件;以及
在所述第二区域中写入所述第二软件的第二执行结果,
其中,将写入所述第一区域的所述第一执行结果与写入所述第二区域的所述第二执行结果进行比较。
2.根据权利要求1所述的半导体器件,
其中,所述控制器将所述第一软件和所述第二软件写入所述第三区域,
其中,所述第一处理器从所述第一区域读取所述第一软件,执行所读取的所述第一软件,以及
其中,所述第二处理器从所述第二区域读取所述第二软件,执行所读取的所述第二软件。
3.根据权利要求2所述的半导体器件,
其中,当所述软件锁定步骤被执行时,防止所述第二处理器对所述第一区域的写入访问,防止所述第一处理器对所述第二区域的写入访问,以及防止所述第一处理器和所述第二处理器对所述第三区域的写入访问。
4.根据权利要求3所述的半导体器件,其中由所述控制器支持的功能安全等级高于由所述第一处理器和所述第二处理器支持的功能安全等级。
5.根据权利要求1所述的半导体器件,
其中,所述第一侦听控制电路禁止执行不满足预定条件的所述第一侦听操作,以及
其中,所述第二侦听控制电路禁止执行不满足预定条件的所述第二侦听操作。
6.根据权利要求3所述的半导体器件,还包括耦合到所述存储器的仲裁器,
其中,当所述软件锁定步骤被执行时,所述仲裁器:
禁止所述第二处理器在所述第一区域中写入数据;
禁止所述第一处理器在所述第二区域中写入数据;以及
禁止所述第一处理器和所述第二处理器在所述第三区域中写入数据。
7.根据权利要求1所述的半导体器件,还包括:
第一处理单元,执行用于所述软件锁定步骤的第三软件;以及
第二处理单元,执行用于所述软件锁定步骤的第四软件,
其中,所述第一处理器基于所述第一处理单元对所述第三软件的执行结果来执行所述第一软件,以及
其中,所述第二处理器基于所述第二处理单元对所述第四软件的执行结果来执行所述第二软件。
8.根据权利要求1所述的半导体器件,其中,由所述控制器执行所述第一执行结果与所述第二执行结果之间的比较。
9.根据权利要求1所述的半导体器件,
其中,所述第一处理器基于所述第一执行结果产生第一循环冗余码(CRC),
其中,所述控制器基于所述第二执行结果生成第二CRC,以及
其中,通过比较所述第一CRC和所述第二CRC来执行所述第一执行结果和所述第二执行结果之间的比较。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910548857.X/1.html,转载请声明来源钻瓜专利网。





