[发明专利]一种用于自适应可编程存储计算加速卡装置在审
申请号: | 201910478038.2 | 申请日: | 2019-06-03 |
公开(公告)号: | CN110083558A | 公开(公告)日: | 2019-08-02 |
发明(设计)人: | 徐彦飞 | 申请(专利权)人: | 苏州长江睿芯电子科技有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/28;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215000 江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可编程存储 卡装置 自适应 组装框 核心逻辑模块 计算技术领域 可拆卸连接 互联模块 加速需求 扩展能力 任务分配 一机多卡 硬件加速 主体连接 低时延 多块 功耗 算法 运算 主机 服务器 存储 架构 配置 | ||
1.一种用于自适应可编程存储计算加速卡装置,包括主体(1),其特征在于,还包括
组装框(2),用于装载主体(1);
散热风扇(3),设置在组装框(2)的内侧壁;
PCIE接口(4),设置在主体(1)上;
DDR4存储控制器(5),设置在主体(1)上,用于连接DDR4存储器;
X86处理器(6),与PCIE接口(4)相连;
FPGA加速卡(7),可拆卸连接在组装框(2)内,且与主体(1)连接;
片内存储块(8),设置在FPGA加速卡(7)上;
片内核心逻辑模块(9),设置在FPGA加速卡(7)上;
OpenCL架构模块(10),设置在主体(1)上,用于将计算任务分配到多块FPGA加速卡(7)之上;
片内互联模块,设置在主体(1)上。
2.根据权利要求1所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述OpenCL架构模块(10)主要由Host端、Kernel端和编译器组成,所述Host端和Kernel端与编译器信号连接,所述编译器与X86处理器(6)和FPGA加速卡(7)信号连接。
3.根据权利要求2所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述片内互联模块主要由全局内存互联网络(11)和本地内存互联网络(12)组成,所述全局内存互联网络(11)与片内核心逻辑模块(9)与PCIE接口(4)和DDR4存储控制器(5)通信连接,所述本地内存互联网络(12)与片内核心逻辑模块(9)和片内存储块(8)通信连接。
4.根据权利要求3所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述本地内存互联网络(12)采用8BANK高并发阵列,用于kernel端内局部数据的快速存取。
5.根据权利要求4所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述片内核心逻辑模块(9)采用高并发深流水的定制计算资源堆组成。
6.根据权利要求5所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述FPGA加速卡(7)片内定制有控制逻辑、外部接口逻辑和内部互联逻辑。
7.根据权利要求6所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述kernel端映射到FPGA加速卡(7)上的热点部分与FPGA加速卡(7)片内定制的控制逻辑、外部接口逻辑和内部互联逻辑连接适配。
8.根据权利要求1-7任一项所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述FPGA加速卡(7)通过螺丝连接在组装框(2)上。
9.根据权利要求1-7任一项所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述组装框(2)上开凿有均匀分布的散热孔。
10.根据权利要求1-7任一项所述的一种用于自适应可编程存储计算加速卡装置,其特征在于,所述DDR4存储控制器(5)的内部连接多个DMA,用于完成对DDR4存储器的读写控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州长江睿芯电子科技有限公司,未经苏州长江睿芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910478038.2/1.html,转载请声明来源钻瓜专利网。