[发明专利]能够验算存储器数据的正确性的系统单芯片有效
申请号: | 201910433460.6 | 申请日: | 2019-05-23 |
公开(公告)号: | CN111984456B | 公开(公告)日: | 2023-05-30 |
发明(设计)人: | 蔡吟声;蔡仁哲;吴少扬;锺胜峰 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G06F13/28 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 黄艳;郑特强 |
地址: | 中国台*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 能够 验算 存储器 数据 正确性 系统 芯片 | ||
1.一种系统单芯片,能够验算封装后的存储器数据的正确性,该系统单芯片与该存储器包含于一多芯片封装中,且包含:
一处理电路,用来设定N个直接存储器存取电路,其中该N个直接存储器存取电路与该处理电路的至少其中之一用来将第一预设数据写入一存储器的一第一存储区块,该N为正整数;
一存储器控制器,用来依据该N个直接存储器存取电路与该处理电路的至少其中之一的控制,存取该存储器;以及
该N个直接存储器存取电路,该N个直接存储器存取电路的每一个包含一存取控制电路与一循环冗余校验运算电路,该N个直接存储器存取电路包含一第一直接存储器存取电路,该第一直接存储器存取电路用来通过该存储器控制器从该第一存储区块读取代表该第一预设数据的第一存储数据,并依据该第一存储数据产生一第一循环冗余校验码,进而提供该第一循环冗余校验码给该处理电路,
其中,该处理电路进一步用来判断该第一循环冗余校验码是否符合一第一参考循环冗余校验码,并于该第一循环冗余校验码符合该第一参考循环冗余校验码时,判断该第一存储数据是正确的。
2.如权利要求1所述的系统单芯片,其中该N个直接存储器存取电路与该处理电路的至少其中之一用来将该第一预设数据写入该存储器的一第二存储区块,该第一直接存储器存取电路用来通过该存储器控制器从该第二存储区块读取代表该第一预设数据的第二存储数据,并依据该第二存储数据产生一第二循环冗余校验码,进而提供该第二循环冗余校验码给该处理电路,该处理电路进一步用来判断该第二循环冗余校验码是否符合该第一参考循环冗余校验码,并于该第二循环冗余校验码符合该第一参考循环冗余校验码时,判断该第二存储数据是正确的。
3.如权利要求1所述的系统单芯片,其中该N个直接存储器存取电路与该处理电路的至少其中之一用来将该第一预设数据写入该存储器的一第二存储区块,该N个直接存储器存取电路进一步包含一第二直接存储器存取电路,该第二直接存储器存取电路用来通过该存储器控制器从该第二存储区块读取代表该第一预设数据的第二存储数据,并依据该第二存储数据产生一第二循环冗余校验码,进而提供该第二循环冗余校验码给该处理电路,该处理电路进一步用来判断该第二循环冗余校验码是否符合该第一参考循环冗余校验码,并于该第二循环冗余校验码符合该第一参考循环冗余校验码时,判断该第二存储数据是正确的。
4.如权利要求3所述的系统单芯片,其中该第一直接存储器存取电路与该第二直接存储器存取电路于同一时间分别地读取该第一存储数据与该第二存储数据。
5.如权利要求2至4中任一项所述的系统单芯片,其中该第一存储区块与该第二存储区块属于该存储器的同一存储库或分别属于该存储器的不同存储库;该第一参考循环冗余校验码为该系统单芯片中的预存数据,或者该处理电路将该第一循环冗余校验码作为该第一参考循环冗余校验码。
6.如权利要求1所述的系统单芯片,其中该N个直接存储器存取电路与该处理电路的至少其中之一用来将第二预设数据写入该存储器的一第二存储区块,该第二预设数据不同于该第一预设数据,该第一直接存储器存取电路用来通过该存储器控制器从该第二存储区块读取代表该第二预设数据的第二存储数据,并依据该第二存储数据产生一第二循环冗余校验码,进而提供该第二循环冗余校验码给该处理电路,该处理电路进一步用来判断该第二循环冗余校验码是否符合一第二参考循环冗余校验码,并于该第二循环冗余校验码符合该第二参考循环冗余校验码时,判断该第二存储数据是正确的。
7.如权利要求1所述的系统单芯片,其中该N个直接存储器存取电路与该处理电路的至少其中之一用来将第二预设数据写入该存储器的一第二存储区块,该第二预设数据不同于该第一预设数据,该N个直接存储器存取电路进一步包含一第二直接存储器存取电路,该第二直接存储器存取电路用来通过该存储器控制器从该第二存储区块读取代表该第二预设数据的第二存储数据,并依据该第二存储数据产生一第二循环冗余校验码,进而提供该第二循环冗余校验码给该处理电路,该处理电路进一步用来判断该第二循环冗余校验码是否符合一第二参考循环冗余校验码,并于该第二循环冗余校验码符合该第二参考循环冗余校验码时,判断该第二存储数据是正确的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910433460.6/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置