[发明专利]数据存储装置及其共享控制器中存储器的方法有效

专利信息
申请号: 201910370082.1 申请日: 2019-05-06
公开(公告)号: CN110858128B 公开(公告)日: 2023-04-18
发明(设计)人: 李安邦 申请(专利权)人: 慧荣科技股份有限公司
主分类号: G06F3/06 分类号: G06F3/06;G06F11/10
代理公司: 珠海智专专利商标代理有限公司 44262 代理人: 段淑华;刘曾剑
地址: 中国台湾新竹县*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据 存储 装置 及其 共享 控制器 存储器 方法
【权利要求书】:

1.一种数据存储装置,其特征在于,包括:

一非易失性存储器;以及

一控制器,电性耦接于所述非易失性存储器,并且包括一存取界面、一独立磁盘冗余阵列纠错码引擎以及一中央处理器,其中:

所述存取界面,耦接于一主机与所述非易失性存储器;

所述独立磁盘冗余阵列纠错码引擎,用来进行一纠错程序;以及

所述中央处理器,用来解读由所述主机所下达的写入/读取命令,并且控制所述存取界面去对所述非易失性存储器作用户数据的存取,其中所述中央处理器具有一第一存储器以用来存储暂时数据,所述独立磁盘冗余阵列纠错码引擎则具有一第二存储器,并当所述第二存储器未被完全使用到时,所述控制器是将所述第二存储器的未使用的存储器空间映射到所述第一存储器下,以虚拟成为所述第一存储器的一部分,使得所述中央处理器也就能够利用所述第二存储器的所述未使用的存储器空间来存储所述暂时数据。

2.如权利要求1所述的数据存储装置,其特征在于,所述控制器更包括:一数据缓冲器,耦接于所述存取界面、所述独立磁盘冗余阵列纠错码引擎与所述非易失性存储器,用来暂存来自于所述主机或所述非易失性存储器的所述用户数据。

3.如权利要求2所述的数据存储装置,其特征在于,所述独立磁盘冗余阵列纠错码引擎包括:

一控制寄存器,耦接于所述中央处理器,并且用来接收来自于所述中央处理器的至少一控制信号及所述暂时数据;以及

多个运算电路,且所述多个运算电路的每一个包括:

一异或逻辑运算单元;

一页面缓冲器;以及

一第一选择器,具有两输入端分别耦接于所述异或逻辑运算单元的输出端与所述控制寄存器,以及一输出端耦接于所述页面缓冲器,其中所述中央处理器是借由所述控制寄存器控制所述第一选择器以决定所述页面缓冲器的输入源,使得所述页面缓冲器用来存储来自于所述异或逻辑运算单元的运算结果,或者用来存储来自于所述中央处理器的所述暂时数据。

4.如权利要求3所述的数据存储装置,其特征在于,所述纠错程序区分为作一编码运算或一解码运算,且所述独立磁盘冗余阵列纠错码引擎更包括:

一状态机,耦接于所述控制寄存器,并且用来控制所述独立磁盘冗余阵列纠错码引擎是进行所述编码运算或所述解码运算;以及

一第二选择器,具有多个输出端分别耦接于所述多个运算电路的输入端,以及一输入端耦接于所述数据缓冲器或所述非易失性存储器,其中所述中央处理器是借由所述控制寄存器控制所述第二选择器,使得所述第二选择器的所述输入端所接收到来自于所述数据缓冲器或所述非易失性存储器的所述用户数据,输出至指定的所述多个运算电路的至少其中之一。

5.一种共享控制器中存储器的方法,适用于一数据存储装置中,其特征在于,所述数据存储装置包括一非易失性存储器,以及电性耦接于所述非易失性存储器的所述控制器,所述控制器包括一存取界面、一独立磁盘冗余阵列纠错码引擎以及一中央处理器,所述存取界面耦接于一主机与所述非易失性存储器,所述独立磁盘冗余阵列纠错码引擎用来进行一纠错程序,所述中央处理器则用来解读由所述主机所下达的写入/读取命令,并且控制所述存取界面去对所述非易失性存储器作用户数据的存取,其中所述中央处理器具有一第一存储器以用来存储暂时数据,所述独立磁盘冗余阵列纠错码引擎具有一第二存储器,且所述方法包括:

由所述中央处理器发出至少一控制信号给所述独立磁盘冗余阵列纠错码引擎;以及

根据所述控制信号,所述独立磁盘冗余阵列纠错码引擎来把所述第二存储器的未使用的存储器空间映射到所述第一存储器下,以虚拟成为所述第一存储器的一部分,使得所述中央处理器也就能够利用所述第二存储器的所述未使用的存储器空间来存储所述暂时数据。

6.如权利要求5所述的方法,其特征在于,所述控制器更包括:

一数据缓冲器,耦接于所述存取界面、所述独立磁盘冗余阵列纠错码引擎与所述非易失性存储器,用来暂存来自于所述主机或所述非易失性存储器的所述用户数据。

7.如权利要求6所述的方法,其特征在于,所述独立磁盘冗余阵列纠错码引擎包括:

一控制寄存器,耦接于所述中央处理器,并且用来接收来自于所述中央处理器的至少一控制信号及所述暂时数据;以及

多个运算电路,且所述多个运算电路的每一个包括:

一异或逻辑运算单元;

一页面缓冲器;以及

一第一选择器,具有两输入端分别耦接于所述异或逻辑运算单元的输出端与所述控制寄存器,以及一输出端耦接于所述页面缓冲器,其中所述中央处理器是借由所述控制寄存器控制所述第一选择器以决定所述页面缓冲器的输入源,使得所述页面缓冲器用来存储来自于所述异或逻辑运算单元的运算结果,或者用来存储来自于所述中央处理器的所述暂时数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于慧荣科技股份有限公司,未经慧荣科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910370082.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top