[发明专利]芯片、基于芯片的控制方法和系统、计算机可读存储介质在审
| 申请号: | 201910359405.7 | 申请日: | 2019-04-30 |
| 公开(公告)号: | CN110083572A | 公开(公告)日: | 2019-08-02 |
| 发明(设计)人: | 容其贵;赵留帅 | 申请(专利权)人: | 京东方科技集团股份有限公司;高创(苏州)电子有限公司 |
| 主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/12 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 张雷;王莉莉 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 芯片 芯片信号 计算机可读存储介质 多个器件 目标器件 器件信号 芯片配置 线连接 激活 | ||
1.一种芯片,包括一个或多个第一接口,其中,
所述第一接口具有多根能够实现不同功能的芯片信号线,每根所述芯片信号线与多个器件的具有相应功能的器件信号线连接;
所述芯片配置成激活所述第一接口的各芯片信号线与所述多个器件中的目标器件的各器件信号线的连接,以便对所述目标器件进行操作。
2.根据权利要求1所述的芯片,还包括:
多个第二接口,所述多个第二接口分别与所述多个器件的选择信号线一对一连接,所述选择信号线用于传输对所述多个器件的选择信号,以便所述芯片通过所述选择信号确定所述目标器件。
3.根据权利要求1所述的芯片,其中:
所述第一接口为串行外设接口SPI;
所述功能包括读功能、写功能或时钟功能中的至少一种。
4.根据权利要求1-3任一项所述的芯片,其中,
所述芯片包括一个第一接口;
所述多个器件通过该第一接口接入所述芯片。
5.根据权利要求1-3任一项所述的芯片,其中,激活所述第一接口的各芯片信号线与所述多个器件中的目标器件的各器件信号线的连接包括:
通过将所述目标器件的选择信号设置为有效,来接通所述第一接口的各芯片信号线与所述目标器件的各器件信号线的连接;
通过将所述多个器件中除了所述目标器件以外的其他器件的选择信号设置为无效,来断开所述第一接口的各芯片信号线与所述其他器件的各器件信号线的连接。
6.一种基于芯片的控制方法,所述芯片包括一个或多个第一接口,所述第一接口具有多根能够实现不同功能的芯片信号线,每根所述芯片信号线与所述多个器件的具有相应功能的器件信号线连接,
所述控制方法包括:激活各芯片信号线与所述目标器件的各器件信号线之间的连接,以便对所述目标器件进行操作。
7.根据权利要求6所述的控制方法,其中,
所述芯片包括多个第二接口,所述多个第二接口分别与所述多个器件的选择信号线一对一连接;
所述控制方法还包括:
通过所述选择信号线传输对所述多个器件的选择信号;
通过所述选择信号确定所述目标器件。
8.根据权利要求6所述的控制方法,其中,
所述第一接口为串行外设接口SPI;
所述功能包括读功能、写功能或时钟功能中的至少一种。
9.根据权利要求6-8任一项所述的控制方法,其中,
所述芯片包括一个第一接口,所述多个器件通过该第一接口接入所述芯片。
10.根据权利要求6-8任一项所述的控制方法,其中,激活各芯片信号线与所述目标器件的各器件信号线之间的连接包括:
将所述目标器件的选择信号设置为有效,以接通所述第一接口的各芯片信号线与所述目标器件的各器件信号线的连接;
将所述多个器件中除了所述目标器件以外的其他器件的选择信号设置为无效,以断开所述第一接口的各芯片信号线与所述其他器件的各器件信号线的连接。
11.一种芯片,包括:
存储器;和
耦接至所述存储器的处理器,所述处理器被配置为基于存储在所述存储器装置中的指令,执行权利要求6-10任一项所述的控制方法。
12.一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如权利要求6-10任一项所述的控制方法。
13.一种控制系统,包括:
多个器件;
权利要求1-5、11任一项所述的芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;高创(苏州)电子有限公司,未经京东方科技集团股份有限公司;高创(苏州)电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910359405.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种分布式实时存储装置及其数据传输方法
- 下一篇:一种文件管理方法和移动终端





