[发明专利]驱动电路及显示装置有效
申请号: | 201910310501.2 | 申请日: | 2019-04-17 |
公开(公告)号: | CN109935220B | 公开(公告)日: | 2022-01-25 |
发明(设计)人: | 肖光星 | 申请(专利权)人: | TCL华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 电路 显示装置 | ||
本申请提供一种驱动电路及显示装置,该驱动电路通过使接收模块以及图像数据处理模块均与控制信号生成模块连接以使驱动电路输出的驱动用控制信号的时序可调整范围更宽的同时,驱动电路工作效率高,还节省驱动电路需要的存储空间。
技术领域
本申请涉及显示技术领域,尤其涉及一种驱动电路及显示装置。
背景技术
栅极驱动电路(Gate Driver On Array),简称GOA,也就是利用现有薄膜晶体管液晶显示器中的阵列(Array)制程将栅极(Gate)行扫描驱动信号电路制作在阵列基板上,实现对栅极逐行扫描的驱动方式,栅极驱动电路使得原来在阵列基板上设置的栅极驱动芯片(IC)被省略,达到降低生产成本和实现窄边框的效果。
如图1所示,其为显示器中正常6个时钟信号的栅极驱动电路的时序图。如图2所示,其为输出图1中栅极起始脉冲信号(STV1和STV2)以及时钟信号的时序控制器的框架图。其中,控制信号生成模块(Control Signal)用于接收行缓存模块输出的使能信号并根据该使能信号以输出栅极驱动电路的时钟信号以及控制信号(包括栅极起始脉冲信号),然而行缓存模块的深度(存储量的大小)会影响使能信号的输出从而影响栅极起始脉冲信号(STV1和STV2) 与时钟信号CK1之间时序的调整范围,在行缓存模块的深度较小时,栅极起始脉冲信号(STV1和STV2)与时钟信号CK1的时序(输出的时间差)可调整范围越小,在行缓存模块的深度较大时,栅极起始脉冲信号(STV1和STV2) 与时钟信号CK1的时序的可调整范围越大,然而行缓存模块只是用于调整栅极起始脉冲信号以及时钟信号CK1之间的时序,行缓存模块的深度较大会造成浪费。
发明内容
鉴于此,本申请的目的在于提供一种驱动电路,该驱动电路输出的驱动用控制信号的时序可调整范围宽,驱动电路工作效率高,还节省驱动电路需要的存储空间。
为实现上述目的,本申请提供一种驱动电路,所述驱动电路包括接收模块、与所述接收模块连接的图像数据处理模块以及与所述接收模块以及所述图像数据处理模块均连接的控制信号生成模块,所述控制信号生成模块用于接收使能信号以产生驱动用控制信号,所述使能信号由所述接收模块以及所述图像数据处理模块中的至少一者输入至所述控制信号生成模块。
在上述驱动电路中,所述驱动电路还包括位于所述接收模块和所述图像处理模块之间的老化控制模块,所述老化控制模块与所述控制信号生成模块连接,所述使能信号由所述接收模块、所述老化控制模块以及所述图像数据处理模块中的至少一者输入至所述控制信号生成模块。
在上述驱动电路中,所述驱动电路还包括与所述图像数据处理模块连接的行缓存模块,所述行缓存模块与所述控制生成信号模块连接,所述使能信号由所述接收模块、所述老化控制模块、所述图像数据处理模块以及所述行缓存模块中的至少一者输入至所述控制信号生成模块。
在上述驱动电路中,所述图像数据处理模块包括过驱动单元以及图像处理单元,所述过驱动单元和/或所述图像处理单元与所述控制信号生成模块连接,所述使能信号由所述接收模块、所述过驱动单元和/或所述图像处理单元、所述老化控制模块以及所述行缓存模块中的至少一者输入至所述控制信号生成模块。
在上述驱动电路中,所述驱动用控制信号包括栅极起始脉冲信号以及栅极时钟移位信号。
在上述驱动电路中,所述控制信号生成模块包括选择单元,所述选择单元用于基于所述栅极起始脉冲信号以及所述栅极时钟移位信号之间的时序以从所述接收模块、所述老化控制模块、所述过驱动单元和/或所述图像处理单元以及所述行缓存模块中选择至少一者向所述控制信号生成模块输入所述使能信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于TCL华星光电技术有限公司,未经TCL华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910310501.2/2.html,转载请声明来源钻瓜专利网。