[发明专利]利用弹性浮点数的系统、方法和设备在审
| 申请号: | 201910272344.0 | 申请日: | 2019-04-04 |
| 公开(公告)号: | CN110457067A | 公开(公告)日: | 2019-11-15 |
| 发明(设计)人: | P·T·唐 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F9/30 | 分类号: | G06F9/30 |
| 代理公司: | 31100 上海专利商标事务所有限公司 | 代理人: | 何焜;黄嵩泉<国际申请>=<国际公布>= |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 编码格式 浮点 存储 尾数 方法和设备 标识字段 操作数 非重叠 符号位 浮点数 指令 申请 | ||
1.一种设备,包括:
解码器电路系统,用于:
对指令进行解码,所述指令用于包括定义至少一个待进行的操作的操作码以及用于标识第一操作数和第二操作数的至少两个字段,其中,所述操作数用于以浮点编码格式来存储数据,所述浮点编码格式用于包括用于符号位、自标识字段、尾数和非重叠指数范围的字段,并且
将经标识的第一操作数和第二操作数解码成至少两个实数值,每个实数值具有标准指数和尾数字段;
执行电路系统,用于使用所述经标识的第一操作数和第二操作数的所述至少两个实数值、根据所定义的至少一个待进行的操作来执行经解码的指令。
2.如权利要求1所述的设备,其特征在于,经编码的浮点格式用于包括用于标识无限数的位模式。
3.如权利要求1所述的设备,其特征在于,所述经编码的浮点格式用于包括用于标识非归一化浮点数的位模式。
4.如权利要求1所述的设备,其特征在于,所述经编码的浮点格式用于包括用于非零尾数的位模式。
5.如权利要求1至4中任一项所述的设备,其特征在于,所述指数范围至少为3位并且尾数宽度至少为7位。
6.如权利要求1至5中任一项所述的设备,其特征在于,所述浮点编码格式的尺寸为16位、32位、64位、128位和256位之一。
7.如权利要求1至6中任一项所述的设备,其特征在于,所述浮点编码格式的最高有效位是所述符号位。
8.如权利要求1至7中任一项所述的设备,其特征在于,所述操作码用于指示使用用于对尾数宽度和非重叠指数范围进行自标识的所述浮点编码格式。
9.如权利要求1至8中任一项所述的设备,其特征在于,所述第一操作数和所述第二操作数的标识符用于指示使用用于对尾数宽度和非重叠指数范围进行自标识的所述浮点编码格式。
10.一种方法,包括:
对指令进行解码,所述指令包括定义至少一个待进行的操作的操作码以及用于标识第一操作数和第二操作数的至少两个字段,其中,所述操作数用于以浮点编码格式来存储数据,所述浮点编码格式用于包括用于符号位、自标识字段、尾数和非重叠指数范围的字段,并且将经标识的第一操作数和第二操作数解码成至少两个实数值,每个实数值具有标准指数和尾数字段;以及
使用所述经标识的第一操作数和第二操作数的所述至少两个实数值、根据所定义的至少一个待进行的操作来执行经解码的指令。
11.如权利要求10所述的方法,其特征在于,经编码的浮点格式用于包括用于标识无限数的位模式。
12.如权利要求10所述的方法,其特征在于,所述经编码的浮点格式用于包括用于标识非归一化浮点数的位模式。
13.如权利要求10所述的方法,其特征在于,所述经编码的浮点格式用于包括用于非零尾数的位模式。
14.如权利要求10所述的方法,其特征在于,所述指数范围至少为3位并且尾数宽度至少为7位。
15.如权利要求10所述的方法,其特征在于,所述浮点编码格式的尺寸为16位、32位、64位、128位和256位之一。
16.如权利要求10所述的方法,其特征在于,所述浮点编码格式的最高有效位是所述符号位。
17.如权利要求10所述的方法,其特征在于,所述操作码指示使用用于对尾数宽度和非重叠指数范围进行自标识的所述浮点编码格式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910272344.0/1.html,转载请声明来源钻瓜专利网。





