[发明专利]一种可重构计算存储融合闪存控制系统在审
申请号: | 201910270078.8 | 申请日: | 2019-04-04 |
公开(公告)号: | CN109947694A | 公开(公告)日: | 2019-06-28 |
发明(设计)人: | 邱赐云;王雨雷;吴佳;陈佳 | 申请(专利权)人: | 上海威固信息技术股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 上海海贝律师事务所 31301 | 代理人: | 王文锋 |
地址: | 201702 上海市青*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可重构 嵌入式 闪存控制系统 计算存储 内部总线 硬件加速 存储 缓存 嵌入式处理器 比特流文件 存储控制器 二次开发 功能固化 降低功耗 软件环境 闪存介质 数据移动 芯片硬件 硬件模块 在线升级 主机接口 融合 可编程 布线 功耗 挂载 流片 烧录 带宽 芯片 灵活 通信 | ||
1.一种可重构计算存储融合闪存控制系统,包括主机接口和闪存介质接口,嵌入式处理器、缓存和存储控制器,片内FLASH,NVSRAM,其特征在于,包括:嵌入式FPGA,其中各硬件模块挂载在内部总线上,并通过内部总线进行通信;
所述主机接口和闪存介质接口,分别用于实现与主机的通信、与闪存介质的通信;所述嵌入式处理器与缓存用于执行接口协议转换、闪存固件算法以及控制任务,所述存储控制器用于实现片外RAM存储资源的读写控制;所述片内FLASH,用于实现固件程序的存储;所述NVSRAM,用于无需电池即可提供可靠的非易失数据存储功能;所述嵌入式FPGA,用于计算任务的硬件加速,通过在软件环境下生成比特流文件和重烧录,改变嵌入式FPGA的内部结构、布局布线,实现可重构的硬件加速功能。
2.根据权利要求1所述的一种可重构计算存储融合闪存控制系统,其特征在于,包括:所述主机接口采用PCIe+NVMe协议接口或SATA协议接口或PCIe+SCSI协议接口或PCIe+iSCSI接口中的任一种,所述闪存介质接口采用ONFi协议接口或Toggle协议接口中的任一种;所述嵌入式FPGA实现的功能为压缩算法、数据结构中的外排序算法,或者数据库系统的扫描、聚合、分组处理,实现过程为先在软件环境下,开发、编译生成算法的硬件描述语言比特流文件,再通过JTAG下载线下载至芯片内部的嵌入式FPGA核,通过改变嵌入式FPGA核的布局布线,实现软件算法的硬件加速功能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海威固信息技术股份有限公司,未经上海威固信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910270078.8/1.html,转载请声明来源钻瓜专利网。