[发明专利]一种基于ZYZQ-7000的PCI-E数据高效传输方法在审
申请号: | 201910263203.2 | 申请日: | 2019-04-02 |
公开(公告)号: | CN109992543A | 公开(公告)日: | 2019-07-09 |
发明(设计)人: | 梁记斌;张雪芹;亓慧兴;王滨 | 申请(专利权)人: | 山东超越数控电子股份有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28;G06F5/06 |
代理公司: | 济南竹森知识产权代理事务所(普通合伙) 37270 | 代理人: | 吕利敏 |
地址: | 250000 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 连续物理地址 数据传输方式 数据传输完成 高效传输 不连续 链表 存储空间 驱动程序 使用链表 应用程序 次终端 首地址 硬核 内存 指向 传输 申请 | ||
1.一种基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,包括如下步骤:
1)上位机PC-1通过PCI-E总线向PL端的DMA控制器发送写入数据请求;
2)上位机PC-1将要传输的数据存放在TLP包上,打包为TLP数据包;
3)所述TLP数据包通过开发板的PCI-E X4物理接口发送至PL端;
4)PL端的DMA控制器接收并处理所述TLP数据包;经DMA控制器的拆包处理,获取TLP数据包中的地址信息和数据信息,DMA控制器根据地址信息将数据信息暂存在AXI-DATA-FIFO进行跨时钟的缓冲区;
5)PS端控制AXI-DMA的IP核以DMA方式由PS端的Slave AXI HP接口把数据从缓冲区取出并传输至PS端的DDR3中进行缓存;PS端控制AXI-DMA的IP核的方式为,PS端通过AXI-GP接口和AXI-LITE总线将C语言逻辑程序发送至AXI-DMA的IP核;
6)当PL端传输完一组数据,PS端收到AXI-DMA的中断信号,PS端将DDR3缓存的数据基于TCP协议以乒乓操作方式通过PS端的千兆网口发送至接收机PC-2的网口应用程序中显示。
2.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,当PL端传输完一组数据,AXI-LITE总线的握手结束信号出现高电平,AXI-DMA的IP核产生中断信号;DMA中断函数将IP核产生的中断信号清除,表示已经响应,同时中断函数中的DMA完成指示信号将AXI-LITE总线的握手结束信号标记为高电平,一次完整的DMA数据传输结束。
3.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,开发板向接收机PC-2发起TCP连接请求的命令通过调用网口连接函数;在TCP连接请求3次握手完成后,通过回调函数是否被调用标示开发板与接收机PC-2之间的TCP连接建立是否完成。
4.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,所述步骤2)中,上位机PC-1将要传输的数据存放在TLP包上的过程通过基于VS2015开发的PCI-E应用程序实现。
5.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,所述步骤5)中的FIFO缓冲区的主接口连接到AXI-DMA的IP从接口上,当PS端发起数据DMA传输后,PS端发传输指令至AXI-DMA。
6.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,PL端的设计基于PCI-E硬核XDMA IP实现;采用的数据传输方式为SG-DMA方式。
7.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,AXI-DMA通过S_AXIS_S2MM接口从FIFO缓冲区中接收数据。
8.根据权利要求1所述的基于ZYZQ-7000的PCI-E数据高效传输方法,其特征在于,PL端通过调用IP核实现PCI-E接口设计。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东超越数控电子股份有限公司,未经山东超越数控电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910263203.2/1.html,转载请声明来源钻瓜专利网。