[发明专利]动态迟滞电路在审
申请号: | 201910258907.0 | 申请日: | 2019-04-02 |
公开(公告)号: | CN110347627A | 公开(公告)日: | 2019-10-18 |
发明(设计)人: | P·奥列加斯;D·萨里;A·阿拉克廉 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H04L1/00;H04L1/16 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 张小稳 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 滞后 电路 数据包 迟滞 接收器 动态可调 数据信号 检测 返回 | ||
本公开涉及动态迟滞电路。描述一种方法并且在一个实施方案中包括:在电路处于第一滞后模式时,检测包括在所述电路处接收的数据包的数据信号的转变;在所述检测之后将所述电路置于第二滞后模式;和在完成接收所述数据包之后使接收器返回第一滞后模式以等待接收下一个数据包。在某些实施方案中,第一滞后模式是高滞后模式,并且所述第二滞后模式是标准滞后模式。在一些实施方案中,第一和第二滞后模式中的每一个的级别是动态可调的。
技术领域
本公开涉及动态迟滞电路。
背景技术
接收器中的滞后作为对冲数据通信线路上的噪声的阈值,从而最小化 错误触发检测的风险。如本文所使用的,滞后是输入信号的转变和输出信 号的相应转变之间的延迟或滞后。
发明内容
根据本公开的一个方面,提供了一种方法,包括:在电路处于第一滞 后模式时,检测包括在所述电路处接收的数据包的数据信号的转变;在所 述检测之后将所述电路置于第二滞后模式;和在完成接收所述数据包之后 使所述电路返回所述第一滞后模式以等待接收下一个数据包。
根据本公开的另一个方面,提供了一种设备,包括:第一电路,用于 在电路处于第一滞后模式时,检测包括在所述电路处接收的数据包的数据 信号的转变;第二电路,用于在所述检测之后将所述电路置于第二滞后模 式;和第三电路,用于在完成接收所述数据包之后使所述电路返回所述第 一滞后模式以等待接收下一个数据包。
根据本公开的又一个方面,提供了一种比较器电路,包括:前置放大 器电路;比较器核心,连接到所述前置放大器电路;和多个交叉耦合器件 对,其中连接以为所述比较器核心提供反馈电路的交叉耦合器件的数量是 可动态控制的,以控制所述比较器电路的滞后电平。
附图说明
通过以下结合附图的详细描述将容易理解实施例。为了便于描述,相 同的附图标记表示相同的结构元件。在附图的图中,通过示例而非限制的 方式示出了实施例。
图1是说明性通信系统的框图,其中可以有利地实现具有动态滞后 (“DH”)能力的比较器的实施例。
图2是根据各种实施例的可以包括在图1的系统的节点中的节点收发 器的框图。
图3是根据各种实施例的用于图1的系统中的通信的同步控制帧的一 部分的图。
图4是根据各种实施例的用于图1的系统中的通信的超帧的图。
图5示出了根据各种实施例的用于图1的系统的不同操作模式中的同 步控制帧的示例格式。
图6A-图6B共同示出了根据各种实施例的在图1的系统的不同操作 模式下的同步响应帧的示例格式。
图7是根据各种实施例的图2的总线协议电路的各种组件的框图。
图8-图11示出了根据本文描述的总线协议的各种实施例的沿双线总 线的信息交换的示例。
图12示出了根据各种实施例的用于双线总线的环形拓扑及其上的单 向通信方案。
图13示意性地示出了根据各种实施例的可以用作图1的系统中的节 点或主机的设备。
图14A和图14B分别示出了根据各种实施例的用于实现DH技术的示 意性框图电路。
图15A和图15B分别示出了图14A和14B的电路的各种信号的时序 图,示出了根据各种实施例的高滞后模式和标准的低滞后模式之间的多个 转换。
图16是示出根据各种实施例的高滞后模式的操作的示例的图。
图17A-图17B共同示出了接收器电路的高级框图,其中可以实现根 据各种实施例的DH技术。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910258907.0/2.html,转载请声明来源钻瓜专利网。