[发明专利]时钟信号生成器、锁相环电路及操作方法和无线通信设备在审
申请号: | 201910249148.1 | 申请日: | 2019-03-29 |
公开(公告)号: | CN110350912A | 公开(公告)日: | 2019-10-18 |
发明(设计)人: | 金信雄;金宰莹;金哲镐;张栽赫;韩相昱 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 李娜;周永佳 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟信号生成器 时钟信号 延迟时钟信号 目标输出 数字时间转换器 输出时钟信号 无线通信设备 锁相环电路 输入代码 控制器 配置 锁相环 延迟参考时钟信号 参考时钟信号 分频时钟信号 输出延迟 延迟量 锁定 申请 | ||
本申请提供了时钟信号生成器、锁相环电路及操作方法和无线通信设备,该时钟信号生成器被配置为基于参考时钟信号生成目标输出时钟信号。该时钟信号生成器包括:数字时间转换器(DTC),该数字时间转换器被配置为基于输入代码延迟参考时钟信号,以生成延迟时钟信号并输出延迟时钟信号;DTC控制器,该DTC控制器被配置为基于比较DTC的至少一个延迟量和以前生成的输出时钟信号的周期所得的结果来确定DTC的初始增益值,并基于初始增益值生成输入代码;以及锁相环,该锁相环被配置为基于延迟时钟信号和以前生成的输出时钟信号的分频时钟信号生成目标输出时钟信号,该目标输出时钟信号被锁定到延迟时钟信号。
相关申请的交叉引用
本申请要求于2018年4月6日在韩国知识产权局提交的韩国专利申请第10-2018-0040602号的优先权,其内容以引用的方式全部并入本文。
技术领域
本发明构思涉及包括数字时间转换器(DTC)电路的半导体电路,更具体地涉及锁相环电路、包括DTC电路的时钟信号生成器、操作锁相环电路和时钟信号生成器的方法、以及无线通信设备。
背景技术
DTC通过根据接收到的数字代码延迟输入的参考时钟信号来生成延迟后的时钟信号。DTC可以用在示波器、分数N锁相环(PLL)、时间交错的模数转换器(ADC)等中。分数N PLL电路中包括的DTC可以预先将参考时钟信号延迟对应于量化误差的延迟量,并且提供延迟后的参考时钟信号作为锁相环的输入时钟,从而可以预先移除分数N PLL电路的量化误差。为了DTC的有效操作,期望快速推导出满足包括DTC的时钟信号生成器的操作条件的DTC的增益值。
发明内容
本发明构思提供了能够减少推导用于操作数字时间转换器(DTC)的增益值所花费的时间的锁相环电路、时钟信号生成器、以及操作锁相环电路和时钟信号生成器的方法。
根据一些示例实施例,提供了一种被配置为基于参考时钟信号生成目标输出时钟信号的时钟信号生成器。所述时钟信号生成器包括数字时间转换器(DTC),所述DTC被配置为基于输入代码延迟参考时钟信号,以生成延迟时钟信号并输出所述延迟时钟信号。所述时钟信号生成器还包括DTC控制器,所述DTC控制器被配置为基于比较所述DTC的至少一个延迟量和以前生成的输出时钟信号的周期所得的结果确定所述DTC的初始增益值,并基于所述初始增益值生成所述输入代码。所述时钟信号生成器还包括锁相环,该锁相环被配置为基于所述延迟时钟信号和所述以前生成的输出时钟信号的分频时钟信号生成所述目标输出时钟信号,所述目标输出时钟信号被锁定到所述延迟时钟信号。
根据一些示例实施例,提供了一种锁相环电路,所述锁相环电路包括:锁相环,所述锁相环被配置为基于输入时钟信号和以前生成的输出时钟信号的分频时钟信号生成目标输出时钟信号,所述目标输出时钟信号被锁定到所述输入时钟信号;调制器,所述调制器被配置为改变所述锁相环的分频比,并且输出根据改变后的分频比产生的误差值;数字时间转换器(DTC),所述数字时间转换器被配置为基于输入代码延迟参考时钟信号,以生成所述输入时钟信号并将所述输入时钟信号提供给所述锁相环;以及DTC控制器,所述DTC控制器被配置为基于比较所述DTC的至少一个延迟量和以前生成的输出时钟信号的周期所得的结果确定所述DTC的初始增益值,并基于所述初始增益值生成所述输入代码。
根据一些示例实施例,提供了一种操作锁相环电路的方法,所述锁相环电路包括被配置为提供延迟参考时钟信号的输入时钟信号的数字时间转换器(DTC)。所述方法包括:通过将以前生成的输出时钟信号的分频时钟信号的频率锁定到所述输入时钟信号的频率,生成具有目标频率的目标输出时钟信号。所述方法还包括:基于比较所述参考时钟信号与至少一个以前生成的输入时钟信号之间的至少一个时间差和以前生成的输出时钟信号的周期所得的结果,确定所述DTC的初始增益值。另外,所述方法包括:通过基于所述初始增益值校准所述DTC的延迟量,将所述目标输出时钟信号的相位锁定到所述参考时钟信号的相位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910249148.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:效能监视单元的计数电路
- 下一篇:一种基于锁相延迟的多ADC同步装置