[发明专利]一种数据处理方法及装置有效
申请号: | 201910243905.4 | 申请日: | 2019-03-28 |
公开(公告)号: | CN109976939B | 公开(公告)日: | 2021-03-19 |
发明(设计)人: | 叶怀胜 | 申请(专利权)人: | 联想(北京)有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京金信知识产权代理有限公司 11225 | 代理人: | 喻嵘;郭迎侠 |
地址: | 100085 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数据处理 方法 装置 | ||
1.一种数据处理方法,其中,包括,
获取指令,所述指令用于指示向非易失性内存写入第一数据;
基于所述第一数据生成第一校验码,所述第一校验码用于表示所述第一数据完整写入所述非易失性内存中的状态;
将所述第一校验码写入非易失性内存;
执行所述指令,向非易失性内存中写入数据,得到第二数据;
基于所述第二数据生成第二校验码;
比较所述第一校验码和所述第二校验码,以判断所述第一数据是否被完整写入所述非易失性内存;
所述基于所述第一数据生成第一校验码,包括,
所述第一数据包括N个第一单元数据,计算每个所述第一单元数据的第一单元数据校验码;
所述向非易失性内存中写入数据,包括,
当所述第一单元数据的部分数据被写入非易失性内存时,基于所述部分数据所在的第一单元数据生成第一单元数据校验码;
将所述第一单元数据校验码写入所述非易失性内存中;
将所述第一单元数据的部分数据写入所述非易失性内存中。
2.根据权利要求1所述的方法,其中,所述方法还包括,
若所述第一校验码和所述第二校验码相同,表示所述第一数据已经被完整写入所述非易失性内存;
若所述第一校验码和所述第二校验码不相同,发出提示信息,所述提示信息用以提示所述第一数据未被完整写入所述非易失性内存。
3.根据权利要求1所述的方法,其中,
所述基于所述第二数据生成第二校验码,包括,
所述第二数据包括M个能够与所述第一单元数据对应的第二单元数据,其中M小于等于N;
计算每个所述第二单元数据的第二单元数据校验码;
所述比较所述第一校验码和所述第二校验码,包括:
分别比较根据第一单元数据计算得到的第一单元数据校验码和根据与该第一单元数据对应的第二单元数据计算得到的第二单元数据校验码。
4.根据权利要求1所述的方法,其中,在将所述第一校验码写入非易失性内存之前,包括,
将非易失性内存的存储区域划分为第一区域和第二区域;
其中,第一区域用于存储所述第一校验码;
第二区域用于存储所述第二数据。
5.根据权利要求1所述的方法,其中,所述比较所述第一校验码和所述第二校验码,包括:
判断第一校验码和第二校验码的生成时间;
比较一预设时间段内生成的第一校验码和第二校验码。
6.根据权利要求1所述的方法,其中,所述方法还包括,
当电子设备发生电气异常状态,执行重新上电后,基于所述第二数据生成所述第二校验码。
7.根据权利要求1所述的方法,其中,所述方法还包括,
当判断所述第一数据未被完整写入所述非易失性内存中时,恢复不完整的数据。
8.一种数据处理装置,所述装置包括处理器和非易失性内存;
所述处理器用于,获取指令,所述指令用于指示向非易失性内存写入第一数据;
基于所述第一数据生成第一校验码,所述第一校验码用于表示所述第一数据完整写入所述非易失性内存中的状态;
将所述第一校验码写入非易失性内存;
执行所述指令,向非易失性内存中写入数据,得到第二数据;
基于所述第二数据生成第二校验码;
比较所述第一校验码和所述第二校验码,以判断所述第一数据是否被完整写入所述非易失性内存;
所述基于所述第一数据生成第一校验码,包括,
所述第一数据包括N个第一单元数据,计算每个所述第一单元数据的第一单元数据校验码;
所述向非易失性内存中写入数据,包括,
当所述第一单元数据的部分数据被写入非易失性内存时,基于所述部分数据所在的第一单元数据生成第一单元数据校验码;
将所述第一单元数据校验码写入所述非易失性内存中;将所述第一单元数据的部分数据写入所述非易失性内存中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联想(北京)有限公司,未经联想(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910243905.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数据储存装置以及非挥发式存储器操作方法
- 下一篇:一种软启动网络设备