[发明专利]格雷码生成器有效
申请号: | 201910216470.4 | 申请日: | 2019-03-21 |
公开(公告)号: | CN110299920B | 公开(公告)日: | 2023-07-21 |
发明(设计)人: | 金成龙 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H03M7/16 | 分类号: | H03M7/16 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 赵南;张青 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 格雷码 生成器 | ||
1.一种格雷码生成器,包括:
转换器,其配置为将数字位转换为格雷位,所述数字位包括第一数字位、第二数字位、第三数字位和第四数字位,并且所述格雷位包括第一格雷位、第二格雷位、第三格雷位和第四格雷位;和
计数器,其配置为通过响应于时钟信号而执行计数操作来生成所述数字位,所述计数器包括:
复制计数器触发器,其配置为输出所述时钟信号作为所述第一数字位,和
多个计数器触发器,其包括:
第一计数器触发器,其配置为响应于所述时钟信号而输出所述第二数字位,
第二计数器触发器,其配置为当对应于所述第二数字位的反相版本的第二反相数字位与对应于所述第三数字位的反相版本的第三反相数字位不同时,响应于所述时钟信号而输出高电平作为所述第三数字位,和
第三计数器触发器,其配置为当对所述第二反相数字位和所述第三反相数字位执行NOR运算的结果与第四反相数字位相同时,响应于所述时钟信号而输出所述高电平作为所述第四数字位,所述第四反相数字位对应于所述第四数字位的反相版本。
2.如权利要求1所述的格雷码生成器,其中,所述复制计数器触发器包括:
第一反相器,其配置为将所述时钟信号反相以输出反相时钟信号;
第一锁存器,其配置为存储所述反相时钟信号;和
第二反相器,其配置为将所述反相时钟信号反相以输出所述第一数字位。
3.如权利要求2所述的格雷码生成器,其中,所述多个计数器触发器中的每一个包括:
输入单元,其配置为输出输入信号作为第一信号;
第二锁存器,其配置为存储所述第一信号,并将所述第一信号反相以输出第二信号;
第三反相器,其配置为响应于所述时钟信号而将所述第二信号反相以生成第三信号;
第三锁存器,其配置为存储所述第三信号,并将所述第三信号反相以输出第四信号;和
第四反相器,其配置为将所述第四信号反相以生成所述第二数字位、所述第三数字位和所述第四数字位中相应的一个数字位。
4.如权利要求3所述的格雷码生成器,其中,所述第一反相器、所述第一锁存器和所述第二反相器分别具有与所述第三反相器、所述第三锁存器和所述第四反相器相同的结构。
5.如权利要求3所述的格雷码生成器,其中,从所述第一反相器通过所述第一锁存器到所述第二反相器的第一传输延迟与从所述第三反相器通过所述第三锁存器到所述第四反相器的第二传输延迟相同。
6.如权利要求1所述的格雷码生成器,其中,所述计数器还包括:
分频器,其配置为接收第二时钟信号,并且对所述第二时钟信号进行分频以生成所述时钟信号。
7.如权利要求6所述的格雷码生成器,其中,所述分频器包括:
计数器触发器,其包括输入节点和输出节点,所述计数器触发器配置为响应于所述第二时钟信号而将所述时钟信号输出到其输出节点,所述输入节点连接到所述输出节点。
8.如权利要求1所述的格雷码生成器,其中,所述复制计数器触发器和所述多个计数器触发器与所述时钟信号的下降沿同步地操作。
9.如权利要求1所述的格雷码生成器,其中,所述转换器包括:
多个转换器触发器,其包括第一转换器触发器、第二转换器触发器和第三转换器触发器,所述多个转换器触发器配置为分别将所述第一数字位、所述第二数字位和所述第三数字位中相应的一个数字位转换为所述第一格雷位、所述第二格雷位和所述第三格雷位中相应的一个格雷位;和
复制转换器触发器,其配置为将所述第四数字位转换为所述第四格雷位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910216470.4/1.html,转载请声明来源钻瓜专利网。