[发明专利]一种低功耗芯片架构电路系统及其实现方法在审
| 申请号: | 201910191862.X | 申请日: | 2019-03-14 |
| 公开(公告)号: | CN109873629A | 公开(公告)日: | 2019-06-11 |
| 发明(设计)人: | 卢绍强;李宏杰;王晓伟;龚明杨;张明宇 | 申请(专利权)人: | 浙江讯联信息技术有限公司 |
| 主分类号: | H03K17/687 | 分类号: | H03K17/687;G06F1/3234 |
| 代理公司: | 深圳市科进知识产权代理事务所(普通合伙) 44316 | 代理人: | 曹卫良 |
| 地址: | 323000 浙江省丽水市莲都区城北*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 掉电 电区 电路系统 低功耗芯片 电源 架构 数据信息处理 芯片技术领域 超低功耗 处理数据 使用寿命 芯片架构 休眠信号 功耗 上电 反馈 供电 | ||
1.一种低功耗芯片架构电路系统,其特征在于,包括电源、常电区和掉电区,所述电源分别与所述常电区和所述掉电区连接;
所述电源,用于所述常电区和所述掉电区的供电;
所述常电区,用于控制所述掉电区的上电或掉电;
所述掉电区,用于处理数据信息,数据信息处理完成后,反馈休眠信号至所述常电区。
2.根据权利要求1所述的低功耗芯片架构电路系统,其特征在于,所述常电区和所述掉电区之间设置PMOS器件,所述常电区用于控制PMOS器件的开启或关断,所述PMOS器件的开启控制所述掉电区的上电,所述PMOS器件的关断控制所述掉电区的掉电。
3.一种低功耗芯片架构电路的实现方法,采用权利要求1或2所述的低功耗芯片架构电路系统,其特征在于,包括以下步骤:
掉电区处理第一数据信息,第一数据信息处理完成后,掉电区反馈休眠信号至常电区;
所述常电区采到休眠信号,控制所述掉电区第一次休眠;
所述常电区采到唤醒信号,唤醒所述掉电区,所述掉电区处理第二数据信息。
4.根据权利要求3所述的低功耗芯片架构电路的实现方法,其特征在于,
所述唤醒所述掉电区的步骤,包括,
所述常电区通过控制所述掉电区的上电唤醒所述掉电区。
5.根据权利要求3所述的低功耗芯片架构电路的实现方法,其特征在于,
所述控制所述掉电区第一次休眠的步骤,包括,
所述常电区通过控制所述掉电区的第一次掉电控制所述掉电区第一次休眠。
6.根据权利要求3所述的低功耗芯片架构电路的实现方法,其特征在于,
所述常电区采到唤醒信号,唤醒所述掉电区,所述掉电区处理第二数据信息的步骤之后,还包括,
第二数据信息处理完成后,掉电区反馈休眠信号至常电区。
7.根据权利要求3所述的低功耗芯片架构电路的实现方法,其特征在于,所述唤醒的方式为I/O唤醒或定时器唤醒。
8.根据权利要求7所述的低功耗芯片架构电路的实现方法,其特征在于,所述唤醒的方式为I/O唤醒,所述常电区包括I/O口,在I/O输入唤醒电平进行唤醒。
9.根据权利要求7所述的低功耗芯片架构电路的实现方法,其特征在于,所述唤醒的方式为定时器唤醒,通过所述常电区配置定时计数器进行唤醒。
10.根据权利要求9所述的低功耗芯片架构电路的实现方法,其特征在于,所述通过所述常电区配置定时计数器进行唤醒的步骤,包括,
所述常电区和所述掉电区之间设置PMOS器件,所述定时计数器设置定时时间,所述PMOS器件在定时时间到时开启,所述PMOS器件的开启控制所述掉电区的上电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江讯联信息技术有限公司,未经浙江讯联信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910191862.X/1.html,转载请声明来源钻瓜专利网。





