[发明专利]存储器控制器及该存储器控制器的操作方法有效
申请号: | 201910107432.5 | 申请日: | 2019-02-02 |
公开(公告)号: | CN110489360B | 公开(公告)日: | 2023-06-13 |
发明(设计)人: | 池承九;张世花 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 赵赫;李新娜 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制器 操作方法 | ||
本发明提供了一种存储器控制器,该存储器控制器包括:寄存器分配器,将一个超级块划分成多个单元区域;多个第一计数器,各自对应于多个单元区域中的各个单元区域,其中多个第一计数器中的每一个当相应单元区域被读取访问时增加计数值;第二计数器,对应于超级块,其中当第一计数器中的任意一个的计数值达到第一阈值时,第二计数器增加计数值;以及命令发生器,当第二计数器的计数值达到第二阈值时,生成用于执行读取回收操作的命令。
相关申请的交叉引用
本申请要求于2018年5月15日提交的申请号为10-2018-0055388的韩国专利申请的优先权,该韩国专利申请通过引用整体并入本文。
技术领域
本公开总体涉及一种存储器控制器及该存储器控制器的操作方法,并且更特别地,涉及一种对超级块的访问次数进行计数的存储器控制器及该存储器控制器的操作方法。
背景技术
存储器系统可包括存储器装置和存储器控制器。
存储器装置可在存储器控制器的控制下存储数据或者输出存储的数据。例如,存储器装置可被配置为当电力供应被中断时存储的数据丢失的易失性存储器装置或被配置为即使当电力供应被中断时存储的数据仍被保留的非易失性存储器装置。
存储器控制器可控制主机和存储器装置之间的数据通信。
主机可通过使用各种接口协议与存储器系统通信。
发明内容
本公开的实施例提供一种使用K位体系结构寄存器对超级块的访问次数进行计数的存储器控制器及该存储器控制器的操作方法。
根据本公开的一方面,提供一种操作存储器控制器的方法,该方法包括:将超级块划分成多个单元区域;分配K位体系结构寄存器的K个位之中的N个位,以对多个单元区域中的每一个的读取访问次数进行计数多达第一阈值,其中N和K是自然数;并且分配K位体系结构寄存器的剩余位之中的位,以对超级块的读取访问次数进行计数多达第二阈值,其中确定N使得通过将第一阈值和第二阈值相乘获得的值表示目标计数值。
根据本公开的另一方面,提供一种存储器控制器,包括:第一计数器组,包括多个第一计数器,每个第一计数器被配置成使用K位体系结构寄存器的K个位之中的N个位对构成超级块的多个单元区域之中、与该第一计数器对应的单元区域的读取访问次数进行计数多达第一阈值,其中N和K是自然数;第二计数器,被配置成使用K位体系结构寄存器的剩余位对超级块的读取访问次数进行计数多达第二阈值;以及寄存器分配器,被配置成确定N使得通过将第一阈值和第二阈值相乘获得的值表示目标计数值。
根据本公开的又一方面,提供一种存储器控制器,包括:寄存器分配器,被配置成将一个超级块划分成多个单元区域;多个第一计数器,各自对应于多个单元区域中的各个单元区域,其中多个第一计数器中的每一个当相应单元区域被读取访问时增加计数值;第二计数器,对应于超级块,其中当第一计数器中的任意一个的计数值达到第一阈值时,第二计数器增加计数值;以及命令发生器,被配置成当第二计数器的计数值达到第二阈值时,生成用于执行读取回收操作的命令。
根据本公开的再一方面,提供一种存储器系统,包括:存储器装置,包括定义超级块的多个单元区域;以及存储器控制器,被配置成对多个单元区域中的每一个的读取访问次数进行计数,每当对多个单元区域中的任意一个的总读取访问次数达到第一阈值时,增加计数值,并且当计数值达到第二阈值时,生成执行读取回收操作的命令。
附图说明
现在将参照附图更全面地描述各个实施例;然而,本发明的元件和特征可不同于本文所公开的元件和特征进行配置或布置。因此,本发明不限于本文阐述的实施例。而是,提供这些实施例使得本公开彻底且完整,并且向本公开所属领域的技术人员充分传达实施例的范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910107432.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据传输控制方法及系统
- 下一篇:兼容SRAM总线的I3C接口电路