[发明专利]视频处理方法、装置和系统在审
| 申请号: | 201910052779.4 | 申请日: | 2019-01-21 |
| 公开(公告)号: | CN111464757A | 公开(公告)日: | 2020-07-28 |
| 发明(设计)人: | 周晶晶;葛敏锋;杜汉亭 | 申请(专利权)人: | 西安诺瓦电子科技有限公司 |
| 主分类号: | H04N5/262 | 分类号: | H04N5/262 |
| 代理公司: | 深圳精智联合知识产权代理有限公司 44393 | 代理人: | 邓铁华 |
| 地址: | 710075 陕西省西安市高新区丈八*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 视频 处理 方法 装置 系统 | ||
1.一种视频处理方法,其特征在于,包括:
获取抽帧系数;
根据所述抽帧系数,从输入视频源中抽取目标视频帧;
将抽取的所述目标视频帧写入缓存;以及
在输出帧率的控制下读取写入所述缓存的所述目标视频帧,以重复多次输出所述目标视频帧。
2.如权利要求1所述的视频处理方法,其特征在于,所述根据所述抽帧系数,从输入视频源中抽取目标视频帧,包括:
接收所述输入视频源,并对所述输入视频源进行帧计数,以得到帧计数值;
当所述帧计数值匹配所述抽帧系数时,抽取所述输入视频源中对应所述帧计数值的所述目标视频帧。
3.如权利要求1所述的视频处理方法,其特征在于,所述输出帧率与所述输入视频源的帧率相同。
4.如权利要求1所述的视频处理方法,其特征在于,所述将抽取的所述目标视频帧写入缓存,包括:
按照像素行写入地址依次递减方式,将抽取的所述目标视频帧的各个像素行的像素数据写入所述缓存。
5.如权利要求1至4任意一项所述的视频处理方法,其特征在于,所述在所述输出帧率的控制下读取写入所述缓存的所述目标视频帧,以重复多次输出所述目标视频帧,包括:
按照每个像素行以末尾像素存储地址为起始读取地址、且读取地址依次递减方式,将所述目标视频帧的每个像素行的像素数据从所述缓存读取出来。
6.一种视频处理装置,其特征在于,包括:
获取模块,用于获取抽帧系数;
抽帧模块,用于根据所述抽帧系数,从输入视频源中抽取目标视频帧;
写入模块,用于将抽取的所述目标视频帧写入缓存;以及
读取模块,用于在输出帧率的控制下读取写入所述缓存的所述目标视频帧,以重复多次输出所述目标视频帧。
7.如权利要求6所述的视频处理装置,其特征在于,所述抽帧模块包括:
帧计数单元,用于接收所述输入视频源,并对所述输入视频源进行帧计数,以得到帧计数值;
帧抽取单元,用于当所述帧计数值匹配所述抽帧系数时,抽取所述输入视频源中对应所述帧计数值的所述目标视频帧。
8.如权利要求6所述的视频处理装置,其特征在于,所述输出帧率与所述输入视频源的帧率相同。
9.如权利要求6所述的视频处理装置,其特征在于,所述写入模块具体用于:
按照像素行写入地址依次递减方式,将抽取的所述目标视频帧的各个像素行的像素数据写入所述缓存。
10.如权利要求6至9任意一项所述的视频处理装置,其特征在于,所述读取模块具体用于:
按照每个像素行以末尾像素存储地址为起始读取地址、且读取地址依次递减方式,将所述目标视频帧的每个像素行的像素数据从所述缓存读取出来。
11.一种视频处理系统,其特征在于,包括:
可编程逻辑器件,用于进行如权利要求1至5任意一项所述的视频处理方法;以及
随机存储器,连接所述可编程逻辑器件,且用于作为所述缓存。
12.一种视频处理系统,其特征在于,包括:处理器和连接所述处理器的存储器;其中所述存储器存储有所述处理器执行的指令,且所述指令使得所述处理器执行操作以进行如权利要求1至5任意一项所述的视频处理方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安诺瓦电子科技有限公司,未经西安诺瓦电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910052779.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:电子装置的制作方法
- 下一篇:可分组控制的发光二极管并联电路





