[发明专利]一种数字故障录波装置内部插件间多通道高速通讯的方法在审

专利信息
申请号: 201910038252.6 申请日: 2019-01-16
公开(公告)号: CN109766310A 公开(公告)日: 2019-05-17
发明(设计)人: 夏瑞华;俞子聪;张泉;田源;李翔宇;朱永强 申请(专利权)人: 华北电力大学
主分类号: G06F15/78 分类号: G06F15/78
代理公司: 暂无信息 代理人: 暂无信息
地址: 102206 北京市昌*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据处理 插件 数字故障录波 数据采集插件 可编程逻辑芯片 通讯 采集插件 高速差分信号 双向传输信号 抗干扰编码 一对一连接 电力系统 多块数据 高速通讯 管理单元 内部插件 通讯功能 通讯通道 应答反馈 占用资源 装置领域 装置配置 编解码 多通道 块数据 扰码 占用 灵活 保证
【权利要求书】:

1.一种数字故障录波装置内部插件间多通道高速通讯的方法,数字故障录波装置由多块数据采集插件、1块数据处理插件和1个管理单元组成,数据采集插件完成采集网络信息和初步处理可能有的个别特殊信号的功能,数据处理插件完成对来自数据采集插件的信息进行分类和提取等等处理功能,数据处理插件与多块数据采集插件进行通讯,这种数字故障录波装置内部插件间多通道高速通讯方法的特征在于:数据处理插件与1-4块数据采集插件在一个箱体内,数据处理插件和每块数据处理插件都内含一颗可编程逻辑芯片,这些可编程逻辑芯片产生用来引出本插件的若干个通道的高速差分信号,数据处理插件的4-32个高速差分信号分别与每块数据采集插件的高速差分信号进行一对一连接构成多通道高速通讯,通讯采用抗干扰编码、扰码编解码和应答反馈以保证通讯正确,使用前述可编程逻辑芯片内的RAM块作为发送和接收数据的高速缓存。

2.根据权利要求1所述的一种数字故障录波装置内部插件间多通道高速通讯的方法,其特征在于,数据处理插件有4-32个高速差分信号通道, 每块数据采集插件都有1-8个高速差分信号通道。

3.根据权利要求1所述的一种数字故障录波装置内部插件间多通道高速通讯的方法,其特征在于,每个通道的通讯由主从两方完成,两方一对一连接,主动方是数据处理插件,从动方是数据采集插件,每方各有一对高速差分信号,每对高速差分信号由两根线组成,无需传送同步时钟信号的额外通道,由通讯两端的前述可编程逻辑芯片各自从通道信息中提取同步时钟信号。

4.根据权利要求1所述的一种数字故障录波装置内部插件间多通道高速通讯的方法,其特征在于,各通道的高速差分信号都是BLVDS总线型差分信号,可以双向传输,有三态、输入和输出三种状态,最高通讯速度达每秒500兆位。

5.根据权利要求1所述的一种数字故障录波装置内部插件间多通道高速通讯的方法,其特征在于,每颗前述可编程逻辑芯片都使用FPGA,其中的一小部分资源用来产生高速差分信号,其它大部分资源用来完成数字故障录波装置的其它功能。

6.根据权利要求1所述的一种数字故障录波装置内部插件间多通道高速通讯的方法,其特征在于,数据采集插件中的前述可编程逻辑芯片,还用来接收和缓存来自网络的信息和记录这些信息到达的时间并随后通过前述的通讯通道传输这些信息到数据处理插件、用来初步处理可能有的其它个别特殊信号,还用来完成智能控制的功能,数据采集插件因为使用了前述可编程逻辑芯片则无需采用CPU芯片和大容量RAM芯片。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华北电力大学,未经华北电力大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910038252.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top