[发明专利]一种像素驱动电路及其驱动方法、显示面板在审
| 申请号: | 201910009444.4 | 申请日: | 2019-01-04 |
| 公开(公告)号: | CN109448637A | 公开(公告)日: | 2019-03-08 |
| 发明(设计)人: | 滕万鹏;高雪岭 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
| 主分类号: | G09G3/3208 | 分类号: | G09G3/3208 |
| 代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 驱动子电路 像素驱动电路 驱动晶体管 发光控制 子电路 初始电压 重置信号 初始化 数据端 配置 电源电压端 扫描信号端 导通状态 电压控制 电压输入 电压提供 电源电压 截止状态 扫描信号 数据电压 显示面板 第一极 残像 重置 写入 驱动 输出 | ||
本发明的实施例提供一种像素驱动电路,涉及显示技术领域,可以改善短期残像问题。一种像素驱动电路,写入补偿子电路与扫描信号端、数据端和驱动子电路相连接,配置为在扫描信号端的电压的控制下,将数据端输出的数据电压输入至驱动子电路,对驱动子电路进行补偿;发光控制子电路与发光控制端、第一电源电压端和驱动子电路相连接,配置为在发光控制端的电压的控制下,将第一电源电压端的电压提供至驱动晶体管的第一极;重置子电路与重置信号端、初始电压端和驱动子电路相连接,配置为在重置信号端的电压控制下,将初始电压端提供的电压输入至驱动晶体管的栅极,使驱动晶体管在初始化的第一阶段处于导通状态,在初始化的第二阶段处于截止状态。
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示面板。
背景技术
有机电致发光二极管(Organic Light Emitting Diode,OLED)显示器是目前研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED具有低能耗、生产成本低、自发光、宽视角及相应速度快等优点。
分析表明,短期残像现象和OLED显示器中驱动晶体管的磁滞效应有关。该磁滞效应的过程如图1所示,其中,图1中点划线为OLED显示器中显示最大灰阶时子像素中的驱动晶体管的源漏电压为Vds1时,该驱动晶体管的电流Ids与栅源电压(Vgs)的特性曲线;虚线为显示最小灰阶时子像素中的驱动晶体管的源漏电压为Vds3时,驱动晶体管的电流Ids与Vgs的特性曲线;实线为显示中间灰阶画面时子像素中的驱动晶体管的源漏电压为Vds2时,驱动晶体管的电流与Vgs的特性曲线。
当最大灰阶切换至中间灰阶画面时,显示最大灰阶时子像素内的驱动电流Ids需要减小,因此该子像素中驱动晶体管的半导体层和栅绝缘层界面需要进行电荷释放(HoleDetrapping),由A1点到A2点,此时Vgs值由V_w变化为V_g;当从最小灰阶切换至灰阶画面时,显示最小灰阶时子像素中驱动晶体管的驱动电流Ids需要增大,因此该子像素内驱动晶体管的半导体层和栅绝缘层界面需要进行电荷捕获(Hole Trapping),由A3点到A4点,此时Vgs值由V_b变化为V_g。由此可以看出,由于电荷捕获和释放过程中电压变化的路径不同,因此沿不同路径到达电压V_g的A2点和A4点分别对应的驱动电流Ids不同,使得由最大灰阶转换至灰阶画面的子像素和由最小灰阶转换至灰阶画面的子像素之间存在亮度差,从而出现短期残像现象。经过放置一段时间后,上述A2点和A4点均到达到B点,残像消失。
发明内容
本发明的实施例提供一种像素驱动电路及其驱动方法、显示面板,可以改善短期残像问题,以及阈值电压漂移对显示器件的显示亮度均匀性产生影响的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
一方面,提供一种像素驱动电路,包括:重置子电路、写入补偿子电路、发光控制子电路和驱动子电路;所述驱动子电路包括驱动晶体管;所述写入补偿子电路与扫描信号端、数据端和所述驱动子电路相连接;所述写入补偿子电路配置为在来自所述扫描信号端的电压的控制下,将所述数据端输出的数据电压输入至所述驱动子电路,对所述驱动子电路进行补偿;所述发光控制子电路与发光控制端、第一电源电压端和所述驱动子电路相连接;所述发光控制子电路配置为在来自所述发光控制端的电压的控制下,在初始化的第一阶段和发光阶段,将所述第一电源电压端的电压提供至所述驱动晶体管的第一极;所述驱动子电路还与所述第一电源电压端相连接;所述重置子电路与重置信号端、初始电压端和所述驱动子电路相连接;所述重置子电路配置为在来自所述重置信号端的电压控制下,在初始化的第一阶段和第二阶段,将所述初始电压端提供的电压输入至所述驱动晶体管的栅极,使所述驱动晶体管在初始化的第一阶段处于导通状态,在初始化的第二阶段处于截止状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910009444.4/2.html,转载请声明来源钻瓜专利网。





