[发明专利]随机比特流生成器及其方法有效
| 申请号: | 201910003997.9 | 申请日: | 2019-01-03 |
| 公开(公告)号: | CN110134368B | 公开(公告)日: | 2021-06-01 |
| 发明(设计)人: | 叶哲维;梁可骏;王裕翔 | 申请(专利权)人: | 联咏科技股份有限公司 |
| 主分类号: | G06F7/58 | 分类号: | G06F7/58 |
| 代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
| 地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 随机 比特流 生成器 及其 方法 | ||
1.一种随机比特流生成器,包括:
伪随机比特流生成器,根据第一时钟信号生成第一随机比特流;以及
多级噪声成型三角积分调制器,耦合到所述伪随机比特流生成器,接收所述第一随机比特流以及根据所述第一随机比特流以及第二时钟信号输出第二随机比特流,
其中所述第二时钟信号的频率大于所述第一时钟信号的频率,以及所述随机比特流具有正态分布。
2.根据权利要求1所述的随机比特流生成器,其中所述多级噪声成型三角积分调制器包括:
第一级,根据所述第一随机比特流生成总计比特流以及溢位比特流;以及
至少一个后续级,与所述第一级级联,其中所述至少一个后续级中的每一个根据前一级的反馈比特流生成后续总计比特流以及后续溢位比特流,
其中所述前一级的所述反馈比特流是经延迟持续所述第二时钟信号的一个时钟周期的所述前一级的所述总计比特流。
3.根据权利要求2所述的随机比特流生成器,其中所述第一级包括:
第一加法器,将所述第一级的所述第一随机比特流以及反馈比特流累加以生成所述总计比特流以及所述溢位比特流;以及
第一反馈电路,耦合到所述第一加法器,延迟所述总计比特流持续所述第二时钟信号的一个时钟周期以生成所述第一级的所述反馈比特流。
4.根据权利要求2所述的随机比特流生成器,其中所述至少一个后续级中的每一个包括:
后续加法器,生成所述后续总计比特流以及所述后续溢位比特流;以及
后续反馈电路,耦合到所述后续加法器,延迟所述后续总计比特流持续所述第二时钟信号的一个时钟周期以生成所述后续级的所述反馈比特流。
5.根据权利要求2所述的随机比特流生成器,其中所述后续级中的每一个另外包括:
后续加法器,生成所述后续总计比特流以及所述后续溢位比特流;以及
保持电路,耦合到所述后续加法器,配置成保持所述后续级的所述溢位比特流延迟持续对应于所述后续级的所述第二时钟信号的多个时钟周期,
其中根据所述第一级的所述溢位以及存储于所述后续级中的每一个的所述保持电路中的所述溢位比特流来计算所述第二随机比特流。
6.根据权利要求1所述的随机比特流生成器,其中
所述伪随机比特流生成器使用线性反馈移位寄存器生成L位的所述第一随机比特流,L为正整数,以及
所述多级噪声成型三角积分调制器是生成N位的所述第二随机比特流的一阶多级噪声成型三角积分调制器,N为不同于L的正整数。
7.根据权利要求6所述的随机比特流生成器,其中所述伪随机比特流生成器包括:
多个级联耦合的D触发器,包括第一D触发器以及最末D触发器,
逻辑门,对所述多个级联耦合的D触发器中的两个的输出进行逻辑运算以获得结果,以及将所述结果输出到所述第一D触发器,
其中所述多个级联耦合的D触发器中的中转D触发器中的每一个从前一D触发器接收输出以及将输出提供到后一D触发器,以及所述第一随机比特流由所述最末D触发器输出。
8.一种适用于随机比特流生成器的生成随机比特流的方法,包括:
根据第一时钟信号生成第一随机比特流;以及
根据所述第一随机比特流以及第二时钟信号生成第二随机比特流,
其中所述第二时钟信号的频率大于所述第一时钟信号的频率,以及所述第二随机比特流具有正态分布。
9.根据权利要求8所述的适用于随机比特流生成器的生成随机比特流的方法,其中所述随机比特流生成器包含伪随机比特流生成器以及多级噪声成型三角积分调制器,其中
所述第一随机比特流由所述伪随机比特流生成器使用线性反馈移位寄存器生成,以及
所述第二随机比特流由所述多级噪声成型三角积分调制器生成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910003997.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于类神经计算系统的积项和阵列
- 下一篇:随机数发生器、随机数发生方法及芯片





