[发明专利]无线电设计、控制和架构在审
| 申请号: | 201880095077.8 | 申请日: | 2018-12-28 |
| 公开(公告)号: | CN112368939A | 公开(公告)日: | 2021-02-12 |
| 发明(设计)人: | B·詹恩;A·拉维;S·帕特奈克;E·巴宁;O·德加尼;N·坦齐;B·戴维斯;I·库什尼尔;J·詹森;S·达米亚;P·帕夫里克 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | H03B21/02 | 分类号: | H03B21/02;H03K5/01 |
| 代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳;岳磊 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 无线电 设计 控制 架构 | ||
1.一种本地振荡器(LO)信号生成器,包括:
延迟锁相环(DLL),被配置为:基于接收到的具有输出信号频率的次谐波频率的输入信号,生成处于次谐波频率的相移信号;和
可操作地耦合到所述DLL的相位配置电路,所述相位配置电路被配置为:选择所生成的相移信号的子集,并将所选择的相移信号的子集提供给谐振负载,
其中,所述相移信号的子集的选择使所述相移信号的子集中的每个相应子集在经由所述谐振负载组合时进行倍频,以对于所述相移信号的子集中的每个相应子集,生成处于所述输出信号频率的一组正交LO信号之一。
2.根据权利要求1所述的LO信号生成器,其中,所述DLL包括具有多个延迟元件的受控延迟线,并且
其中,与所生成的相移信号关联的单位相移是延迟元件的数量的函数。
3.根据权利要求1所述的LO信号生成器,其中,所述DLL包括具有多个延迟元件的内插延迟线,并且
其中,与所生成的相移信号关联的单位相移小于与所述多个延迟元件中的单个延迟元件关联的延迟。
4.根据权利要求1所述的LO信号生成器,其中,所述DLL包括彼此交错的延迟元件的二维矩阵,所述矩阵中的每个节点由两个延迟元件馈送。
5.根据权利要求1所述的LO信号生成器,其中,所述一组正交LO信号是正交差分LO信号。
6.根据权利要求1所述的LO信号生成器,其中,所述输出信号频率在毫米波频率的范围内。
7.根据权利要求1所述的LO信号生成器,其中,所述相移信号的子集的选择使处于所述输出信号频率的所述一组正交LO信号中的每个相对于接收到的输入信号的相位被相移。
8.一种本地振荡器(LO)信号生成器,包括:
延迟锁相环(DLL),被配置为:基于接收到的具有输出信号频率的次谐波频率的输入信号,生成处于次谐波频率的相移信号;和
可操作地耦合到所述DLL的幅度配置电路,所述幅度配置电路被配置为:控制每个相移信号的幅度,以生成加权的相移信号,所述加权的相移信号耦合到谐振负载,
其中,与所述加权的相移信号关联的幅度使所述加权的相移信号中的每个相应相移信号在经由所述谐振负载组合时进行倍频,以对于所述加权的相移信号中的每个相应相移信号,生成处于输出信号频率的一组正交LO信号之一。
9.根据权利要求8所述的LO信号生成器,其中,所述DLL包括具有多个延迟元件的受控延迟线,并且
其中,与所生成的相移信号关联的单位相移是延迟元件的数量的函数。
10.根据权利要求8所述的LO信号生成器,其中,所述DLL包括具有多个延迟元件的内插延迟线,并且
其中,与所生成的相移信号关联的单位相移小于与所述多个延迟元件之中的单个延迟元件关联的延迟。
11.根据权利要求8所述的LO信号生成器,其中,所述DLL包括彼此交错的延迟元件的二维矩阵,所述矩阵中的每个节点由两个延迟元件馈送。
12.根据权利要求8所述的LO信号生成器,其中,所述一组正交LO信号是正交差分LO信号。
13.根据权利要求8所述的LO信号生成器,其中,所述输出信号频率在毫米波频率的范围内。
14.根据权利要求8所述的LO信号生成器,其中,与所述加权的相移信号关联的幅度的选择使处于所述输出信号频率的所述一组正交LO信号中的每一个相对于所述接收到的输入信号的相位被相移。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880095077.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:图像处理方法及元件安装机
- 下一篇:细胞检查装置及细胞检查方法





