[发明专利]用于虚拟化显示器的装置和方法在审
申请号: | 201880095009.1 | 申请日: | 2018-11-30 |
公开(公告)号: | CN112334878A | 公开(公告)日: | 2021-02-05 |
发明(设计)人: | 田坤;A·沙;D·考珀思韦特;Z·王;Z·王;K·康达帕利;J·布卢姆菲尔德;W·张 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/455 | 分类号: | G06F9/455;G06F3/14;G09G5/36 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 丁辰;李啸 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 虚拟 显示器 装置 方法 | ||
一种用于实现虚拟显示器的装置和方法。例如,图形处理装置的一个实施例包括:至少一个配置寄存器,所述至少一个配置寄存器用于存储第一客户机的帧缓冲器描述符信息,所述第一客户机在主机处理器的虚拟化执行环境中的第一虚拟机(VM)上运行,所述帧缓冲器描述符信息用于指示指派给所述第一客户机的一个或多个显示管道;以及执行电路,所述执行电路用于执行指派给所述第一客户机的第一驱动器,所述第一客户机用于根据所述帧缓冲器描述符信息使用所述第一驱动器在与所述显示管道中的一个显示管道相关联的平面中显示帧缓冲器。
技术领域
本发明一般涉及图形处理器的领域。更特别地,本发明涉及用于虚拟化显示器的装置和方法。
背景技术
单根I/O虚拟化(SR-IOV)如今用于实现虚拟化图形处理单元(GPU)。这是通过定义虚拟化PCI Express(PCIe)设备以用于在PCIe总线上暴露一个物理功能(PF)加上多个虚拟功能(VF)来实现的。
在这样的系统中,VF显示模型被用于通过直接将客户机帧缓冲器发到本地监测器或将客户机帧缓冲器信息暴露给主机来驱动虚拟机(VM)中的本地显示功能性。例如,在当前的交通工具中信息娱乐(IVI)系统中,存在这样的趋势:使用虚拟化技术来整合显示安全度量(例如,速度、扭矩等)的安全关键数字仪器集群连同显示信息娱乐应用的一些IVI系统。在这种架构中,GPU在不同的VM之间共享其计算和显示能力,使得每个VM可以直接将其图形用户界面发到相关联的显示面板。
在云服务器用例中,上游显示器将客户机帧缓冲器作为DMA-BUF文件描述符暴露给主机用户空间。然后,可以通过主机侧上的现有媒体或图形栈经由远程协议来访问、渲染和/或流传送客户机帧缓冲器。
附图说明
可以结合附图从以下详细描述中获得对本发明的更好理解,在附图中:
图1是具有处理器的计算机系统的实施例的框图,该处理器具有一个或多个处理器核和图形处理器;
图2是处理器的一个实施例的框图,该处理器具有一个或多个处理器核、集成存储器控制器,以及集成图形处理器;
图3是图形处理器的一个实施例的框图,该图形处理器可以是分立的图形处理单元,或者可以是与多个处理核一起集成的图形处理器;
图4是用于图形处理器的图形处理引擎的实施例的框图;
图5是图形处理器的另一实施例的框图;
图6A-B是包括处理元件的阵列的线程执行逻辑的框图;
图7图示了根据实施例的图形处理器执行单元指令格式;
图8是图形处理器的另一实施例的框图,该图形处理器包括图形流水线、媒体流水线、显示引擎、线程执行逻辑以及渲染输出流水线;
图9A是图示了根据实施例的图形处理器命令格式的框图;
图9B是图示了根据实施例的图形处理器命令序列的框图;
图10图示了根据实施例的用于数据处理系统的示例性图形软件架构;
图11A-B图示了可以被用来制造用于执行根据实施例的操作的集成电路的示例性IP核开发系统;
图12图示了根据实施例的可以使用一个或多个IP核来制造的示例性片上系统集成电路;
图13A-B图示了可以使用一个或多个IP核来制造的片上系统集成电路的示例性图形处理器;
图14A-B图示了使用一个或多个IP核来制造的片上系统集成电路的附加示例性图形处理器架构;
图15图示了包括多频顶点着色器的架构的一个实施例;
图16图示了用于顶点着色的方法的一个实施例;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880095009.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于体外筛选活性化合物的试剂盒,方法以及试剂盒的用途
- 下一篇:显示设备