[发明专利]用于子行寻址的设备及方法在审
申请号: | 201880079472.7 | 申请日: | 2018-12-10 |
公开(公告)号: | CN111630596A | 公开(公告)日: | 2020-09-04 |
发明(设计)人: | G·E·胡申;R·C·墨菲 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C8/06 | 分类号: | G11C8/06;G11C7/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 寻址 设备 方法 | ||
本发明描述涉及用于电子存储器及/或存储装置的子行寻址的系统、设备及方法。相对于通过对完整行进行寻址及激活所消耗的能量而言,独立子行寻址可使得通过对由行存储的数据值的特定子集执行操作所消耗的能量能够更紧密地对应于数据值的所述特定子集的大小。举例来说,一个此种设备包含存储器单元的行内的多个子行以及控制器,所述控制器经配置以可选择地对所述多个子行中的每一子行进行寻址并管理所述每一子行的激活状态。所述设备进一步包含耦合到所述控制器的子行驱动器电路。所述子行驱动器电路经配置以至少部分地基于来自所述控制器的信令而将所述多个子行中的一或多个子行维持处于所述激活状态中。
技术领域
本发明一般来说涉及半导体存储器及方法,且更特定来说涉及用于子行寻址的设备及方法。
背景技术
存储器装置通常被提供为计算机或其它电子系统中的内部半导体集成电路。存在许多不同类型的存储器,包含易失性及非易失性存储器。易失性存储器可需要电力以维持其数据(例如,主机数据、错误数据等)且包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、同步动态随机存取存储器(SDRAM)及闸流管随机存取存储器(TRAM)以及其它。非易失性存储器在不被供电时可通过保持所存储数据而提供永久数据,且可包含NAND快闪存储器、NOR快闪存储器及电阻可变存储器(例如相变随机存取存储器(PCRAM))、电阻式随机存取存储器(RRAM)及磁阻式随机存取存储器(MRAM)(例如自旋扭矩转移随机存取存储器(STT RAM))以及其它。
电子系统通常包含若干个处理资源(例如,一或多个处理器),所述处理资源可检索并执行指令且将所执行指令的结果存储到适合位置。处理器可包含(举例来说)可用于通过对数据(例如,一或多个操作数)执行例如AND、OR、NOT、NAND、NOR及XOR以及反转(例如,求反)逻辑操作等逻辑操作而执行指令的若干个功能单元,例如算术逻辑单元(ALU)电路、浮动点单元(FPU)电路及组合逻辑块。举例来说,功能单元电路可用于经由若干个逻辑操作而对操作数执行算术操作,例如加法、减法、乘法及除法。在许多实例中,寻址协议可激活存储器单元的完整行,且可存取来自所述行中的所有存储器单元的数据值,而不管在由处理资源执行操作时打算使用多少数据。
附图说明
图1是图解说明根据本发明的若干个实施例的用于子行寻址的电路的框图。
图2是根据本发明的若干个实施例的呈包含存储器装置的计算系统的形式的设备的框图。
图3是根据本发明的若干个实施例的存储器装置的部分的存储体区段的框图。
图4是图解说明根据本发明的若干个实施例的用于子行寻址的电路的示意图。
图5是根据本发明的若干个实施例的存储器装置的部分的示意图。
图6是根据本发明的若干个实施例的用于子行寻址的流程图。
具体实施方式
本发明包含涉及存储器阵列的行中的子行寻址的系统、设备及方法。本文中所描述的根据实施例的独立子行寻址可提供各种益处,例如与先前阵列操作方法相比,减少能量消耗。举例来说,相对于通过对完整行进行寻址及激活所消耗的能量而言,若干个实施例可使得通过对由行存储的数据值的特定子集执行操作所消耗的能量能够更紧密地对应于数据值的所述特定子集的大小。举例来说,一个此设备包含在存储器单元的行内的多个子行以及控制器,所述控制器经配置以可选择地对多个子行中的每一子行进行寻址并管理所述每一子行的激活状态。所述设备进一步包含耦合到控制器的子行驱动器电路。子行驱动器电路经配置以至少部分地基于来自控制器的信令而将所述多个子行中的一或多个子行维持处于激活状态中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880079472.7/2.html,转载请声明来源钻瓜专利网。