[发明专利]用于传达波形的短地址模式在审
申请号: | 201880049729.4 | 申请日: | 2018-07-16 |
公开(公告)号: | CN110945492A | 公开(公告)日: | 2020-03-31 |
发明(设计)人: | K·H·金;G·步 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈炜;亓云 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 传达 波形 地址 模式 | ||
提供了用于数据通信的系统、方法和装置。作为总线控制方操作的设备可以检测串行总线上支持经缩短的地址模式的一个或多个从设备以供接收具有经缩短从地址或经缩短寄存器地址中的至少一者的波形。总线主控设备可以随后基于该一个或多个从设备的数量来计算以二进制形式寻址该一个或多个从设备所需的从地址比特数,并分别为该一个或多个从设备生成经缩短从地址。每个经缩短从地址的长度是从地址比特数。总线主控设备可以随后将所生成的经缩短从地址指派给该一个或多个从设备中的每一者,并且使用所指派的经缩短从地址经由串行总线将该波形发送到从设备。
相关申请的交叉引用
本申请要求于2017年7月25日向美国专利商标局提交的非临时申请S/N.15/658,748的优先权和权益,其全部内容通过援引如同在下文全面阐述那样且出于所有适用目的纳入于此。
背景
技术领域
本公开一般涉及通信设备,尤其涉及使用波形的从地址字段和/或寄存器地址字段中的经缩短地址在主设备和从设备之间传达波形。
背景技术
串行接口已经成为用于在各种装置中的集成电路(IC)设备之间进行数字通信的优选方法。例如,移动通信设备可以使用包括射频收发机、相机、显示器系统、用户接口、控制器、存储等的IC设备来执行某些功能并提供能力。业内已知的通用串行接口包括集成电路间(I2C或I2C)串行总线及其衍生物和替代品,从而包括由移动工业处理器接口(MIPI)联盟定义的接口,诸如I3C和射频前端(RFFE)接口。
在移动设备中,传感器处理可以在处理器中来执行,该处理器在处理时接通,而在不处理时断开。功耗取决于处理器的通电时间。对于I2C协议,通电时间可以是处理时间和IO时间的组合,其中IO时间是在总线上传达数据时流逝的时间。对于I3C协议,通电时间也可以是处理时间和IO时间的组合。如果与I2C协议相比,I3C协议可以促成更短的IO时间,则与用于I2C协议的通电时间相比,用于I3C协议的通电时间可被减少。相应地,需要通过减少13C通信中的IO时间来节省能量(减少设备功耗)的技术。
概述
本公开的某些方面涉及用于通过使用要在设备之间传达的帧/波形的从地址字段和/或寄存器地址字段中的经缩短地址来减少处理器的IO时间的系统、装置、方法和技术。
在本公开的各方面中,由作为总线主控设备操作的设备执行的方法可以包括:检测串行总线上支持经缩短地址模式的一个或多个从设备以供接收具有经缩短的从地址或经缩短的寄存器地址中的至少一者的波形,基于该一个或多个从设备的数量来计算以二进制形式寻址该一个或多个从设备所需的从地址比特数,分别为该一个或多个从设备生成经缩短从地址,其中每个经缩短从地址长度是从地址位数,将所生成的经缩短从地址指派给该一个或多个从设备中的每一者,并使用所指派的经缩短从地址经由串行总线将该波形发送到从设备。
在一方面,从地址比特数小于7比特。在另一方面,如果该一个或多个从设备的数量为1个从设备,则所计算的从地址比特数为1比特;如果该一个或多个从设备的数量为2至4个从设备,则所计算的从地址比特数为2比特;如果该一个或多个从设备的数量为5至8个从设备,则所计算的从地址比特数为3比特;并且如果该一个或多个从设备的数量为9至16个从设备,则所计算的从地址比特数为4比特。
在一方面,该方法进一步包括:检测从设备内的寄存器的数量;基于寄存器的数量来计算以二进制形式寻址寄存器所需的寄存器地址比特数;分别为寄存器生成经缩短寄存器地址,其中每个经缩短寄存器地址的长度是寄存器地址比特数,并且将所生成的经缩短寄存器地址指派给这些寄存器中的每一者,其中该波形是使用所指派的经缩短寄存器地址来发送到从设备的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880049729.4/2.html,转载请声明来源钻瓜专利网。