[发明专利]用于低吞吐量网络的具有代码位重复的缩短LDPC代码有效
申请号: | 201880024745.8 | 申请日: | 2018-04-12 |
公开(公告)号: | CN110521126B | 公开(公告)日: | 2023-07-28 |
发明(设计)人: | 纳比尔·斯文·洛金;雷卡·伊诺万 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11;H04L1/00 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 吞吐量 网络 具有 代码 重复 缩短 ldpc | ||
1.一种用于低吞吐量网络的发送装置,所述发送装置包括:
FEC编码器,被配置为获得结构化为各自具有第一数量的信息位的信息字的有效载荷数据,并且将具有预定第二数量的信息位的信息字编码为各自具有预定的代码字长度的FEC代码字,
其中,所述FEC编码器被配置为,如果所述第一数量小于所述第二数量,
通过用第三数量的预定虚拟位填补信息字的所述第一数量的信息位来形成满填信息字,以使所述满填信息字具有所述第二数量的位,
将所述满填信息字编码为包括所述满填信息字和奇偶校验部分的所述FEC代码字,并且
通过用所述FEC代码字的信息位和奇偶校中的一者或两者验位替换所述FEC代码字内的所述满填信息字的所述虚拟位来形成最终FEC代码字,
帧形成部,被配置为由所述最终FEC代码字形成帧;以及
发送器,发送由所述最终FEC代码字形成的所述帧。
2.根据权利要求1所述的发送装置,
其中,所述FEC编码器被配置为仅用所述FEC代码字的奇偶校验位替换所述FEC代码字内的所述满填信息字的所述虚拟位。
3.根据权利要求2所述的发送装置,
其中,所述FEC编码器被配置为用所述FEC代码字的所有奇偶校验位或所述奇偶校验位的最低有效部分替换所述FEC代码字内的所述满填信息字的所述虚拟位。
4.根据权利要求2所述的发送装置,
其中,所述FEC编码器被配置为用所述FEC代码字的所有奇偶校验位的均匀分布的奇偶校验位来替换所述FEC代码字内的所述满填信息字的所述虚拟位。
5.根据权利要求1所述的发送装置,
其中,所述FEC编码器被配置为仅用所述FEC代码字的信息位替换所述FEC代码字内的所述满填信息字的所述虚拟位。
6.根据权利要求5所述的发送装置,
其中,所述FEC编码器被配置为用所述FEC代码字的所有信息位或所述信息位的最左部分或最右部分替换所述FEC代码字内的所述满填信息字的所述虚拟位。
7.根据权利要求1所述的发送装置,
其中,所述FEC编码器被配置为用所述FEC代码字的所有代码位的均匀分布的代码位来替换所述FEC代码字内的所述满填信息字的所述虚拟位。
8.一种用于低吞吐量网络的发送方法,所述发送方法包括:
FEC编码器,被配置为获得结构化为各自具有第一数量的信息位的信息字的有效载荷数据,并且将具有预定第二数量的信息位的信息字编码为各自具有预定的代码字长度的FEC代码字,
其中,所述FEC编码器被配置为,如果所述第一数量小于所述第二数量,
通过用第三数量的预定虚拟位填补信息字的所述第一数量的信息位来形成满填信息字,以使所述满填信息字具有所述第二数量的位,
将所述满填信息字编码为包括所述满填信息字和奇偶校验部分的FEC代码字,并且
通过用所述FEC代码字的信息位和奇偶校验位中的一者或两者替换所述FEC代码字内的所述满填信息字的所述虚拟位来形成最终FEC代码字,
帧形成部,被配置为由所述最终FEC代码字形成帧;以及
发送器,发送由所述最终FEC代码字形成的所述帧。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880024745.8/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类