[发明专利]存储器中的分层错误校正码(ECC)操作在审
| 申请号: | 201880018962.6 | 申请日: | 2018-03-09 |
| 公开(公告)号: | CN110431532A | 公开(公告)日: | 2019-11-08 |
| 发明(设计)人: | M·N·凯纳克;P·R·哈亚特;S·帕塔萨拉蒂 | 申请(专利权)人: | 美光科技公司 |
| 主分类号: | G06F11/10 | 分类号: | G06F11/10 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
| 地址: | 美国爱*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 错误校正码 存储器 错误码 响应 分层 校正 | ||
1.一种方法,其包括:
对数据的部分执行第一错误码校正ECC操作;
响应于所述第一ECC操作失效而对数据的所述部分执行第二ECC操作;及
响应于所述第二ECC操作失效而对数据的所述部分执行第三ECC操作。
2.根据权利要求1所述的方法,其中执行所述第一ECC操作包含使用组件码解码器,
执行所述第二ECC操作包含使用迭代乘积码解码器,及
执行所述第三ECC操作包含使用外BCH解码器。
3.根据权利要求1所述的方法,其进一步包含:响应于所述第三ECC操作失效而对数据的所述部分执行第四ECC操作,其中执行所述第四ECC操作包含对已响应于码字使所述第三ECC操作失效而改变的所述码字使用迭代乘积码解码器及外BCH解码器中的一者。
4.根据权利要求3所述的方法,其中所述第一ECC操作具有小于所述第二ECC操作及所述第三ECC操作的延时且所述第四ECC操作具有大于所述第一ECC操作、所述第二ECC操作及所述第三ECC操作的错误校正能力及延时。
5.根据权利要求1到4中任一权利要求所述的方法,其中所述第一ECC操作、所述第二ECC操作及所述第三ECC操作各自具有不同延时、电力消耗及错误校正能力。
6.一种方法,其包括:
响应于若干先前错误码校正ECC操作失效而对数据的部分执行错误码校正ECC操作。
7.根据权利要求6所述的方法,其中执行所述ECC操作包含:
使用所述先前ECC操作中所使用的硬解码器;及
产生位翻转候选列表,所述位翻转候选列表包含使所述先前ECC操作失效的行码字及列码字的相交点处的位。
8.根据权利要求7所述的方法,其中执行所述ECC操作包含:
改变来自所述位翻转候选列表的若干位的状态;及
对包含所述若干改变位的码字执行另一ECC操作。
9.根据权利要求7所述的方法,其中所述方法包含:对使先前ECC操作失效且包含来自所述位翻转候选列表的改变位的码字执行额外ECC操作,直到所述额外ECC操作中的一者成功或直到执行阈值数目次额外ECC操作。
10.一种方法,其包括:
使用第一编码器及第二编码器来编码数据以产生逐块级联的列码字及行码字;
对所述数据执行第一错误码校正ECC操作;及
响应于所述第一ECC操作失效而对所述数据执行第二ECC操作。
11.根据权利要求10所述的方法,其中所述第一ECC操作是以下中的一者:
对若干组件码字的组件码解码操作,及
迭代乘积码解码操作,
且其中所述第二ECC操作是以下中的一者:
迭代乘积码解码操作,及
外BCH解码操作。
12.根据权利要求10所述的方法,其中所述方法包含:响应于所述第二ECC操作失效而执行一或多次额外ECC操作,且其中所述额外ECC操作是软解码操作。
13.根据权利要求12所述的方法,其中执行所述额外ECC操作包含:对使先前ECC操作失效且包含来自位翻转候选列表的改变位的码字执行ECC操作,直到所述额外ECC操作中的一者成功或直到执行阈值数目次额外ECC操作。
14.一种设备,其包括:
存储器装置;
控制器,其耦合到所述存储器装置,所述控制器经配置以:
对数据执行第一错误码校正ECC操作;及
响应于所述第一ECC操作失效而对所述数据执行第二ECC操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880018962.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储控制器、数据处理芯片及数据处理方法
- 下一篇:故障恢复的方法、设备和系统





