[实用新型]多通道同步时钟系统有效
申请号: | 201821604807.6 | 申请日: | 2018-09-29 |
公开(公告)号: | CN208367569U | 公开(公告)日: | 2019-01-11 |
发明(设计)人: | 夏斐;吉朝彬;邹小波;王渊;杜炜;曾耿华 | 申请(专利权)人: | 成都中微达信科技有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 成都市集智汇华知识产权代理事务所(普通合伙) 51237 | 代理人: | 李华;温黎娟 |
地址: | 610041 四川省成都市自由贸易试*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多通道 扇出 同步时钟系统 时钟信号发生装置 本实用新型 时钟信号 时钟延时 输出端 延时 延时芯片 同步性 缓冲 芯片 | ||
本实用新型公开一种多通道同步时钟系统,包括时钟信号发生装置和多个同时与所述时钟信号发生装置连接的时钟延时单元,每个所述时钟延时单元均连接有一个多通道时钟扇出单元,所述时钟扇出单元的输出端为所述多通道同步时钟系统的输出端。本实用新型通过设置的延时芯片对时钟信号进行延时缓冲,再通过设置的时钟扇出芯片对经过延时后的时钟信号进行多通道同步扇出,同步性好。
技术领域
本实用新型涉及控制领域,具体涉及一种多通道同步时钟系统。
背景技术
时钟同步系统是一种能接收外部时间基准信号,并希望按照要求的时间精度向外输出时间同步信号和时间信息的系统,通俗来说时间同步就是采取技术措施对网络内时钟实施“对表”并希望达到高精度“对表”要求。要实现时间同步系统,首先是建立时间同步协议,包括定义时间印记的格式、传送时间印记并提取校正值的方法等,然后是在协议基础上的技术实现,包括时间校正技术和提高同步精度的技术等。
现有的时钟同步系统利用单独的时钟扇出芯片来实现时钟的同步输出,但是由于输入的时钟信号没有得到延时缓冲,导致多通道输出时钟信号同步性差。
实用新型内容
有鉴于此,本申请提供一种多通道同步时钟系统,通过设置的延时芯片对时钟信号进行延时缓冲,再通过设置的时钟扇出芯片对经过延时后的时钟信号进行多通道同步扇出,同步性好。为解决以上技术问题,本实用新型提供的技术方案如下:
本申请提供一种多通道同步时钟系统,包括时钟信号发生装置和多个同时与所述时钟信号发生装置连接的时钟延时单元,每个所述时钟延时单元均连接有一个多通道时钟扇出单元,所述时钟扇出单元的输出端为所述多通道同步时钟系统的输出端。
进一步地,所述时钟延时单元的电路结构包括型号为NB6L295MMNG的时钟延时芯片,所述时钟延时芯片的第十一引脚、第二十引脚和第二十五引脚接地,所述时钟延时芯片的第一引脚、第六引脚、第十二引脚、第十五引脚、第十六引脚和第十九引脚均连接有电源,所述时钟延时芯片的第七引脚通过第一电阻与第十引脚连接,所述时钟延时芯片的第二十一引脚通过第二电阻与第二十四引脚连接,所述时钟延时芯片的第二十二引脚通过第三电阻与第二十三引脚连接,所述第二十二引脚连接有第一电容,所述第二十三引脚连接有第二电容,所述第一电容相对连接第二十二引脚的另一端和所述第二电容相对连接第二十三引脚的另一端一起构成所述时钟延时单元的一个输入端,所述时钟延时芯片的第八引脚通过第四电阻与第九引脚连接,所述第八引脚连接有第三电容,所述第九引脚连接有第四电容,所述第三电容相对连接第八引脚的另一端和所述第四电容相对连接第九引脚的另一端一起构成所述时钟延时单元的另一个输入端,所述时钟延时芯片的第十七引脚和第十八引脚分别通过第五电阻和第六电阻接地,所述第十七引脚连接有第五电容,所述第十八引脚连接有第六电容,所述第五电容相对连接所述第十七引脚的另一端通过第七电阻与所述第六电容相对连接所述第十八引脚的另一端连接,所述第五电容相对连接所述第十七引脚的另一端和所述第六电容相对连接所述第十八引脚的另一端一起构成所述时钟延时单元的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都中微达信科技有限公司,未经成都中微达信科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821604807.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电池阵列的MPPT系统
- 下一篇:保护壳