[实用新型]一种阵列雷达数字化实验系统有效
申请号: | 201821359195.9 | 申请日: | 2018-08-23 |
公开(公告)号: | CN209765035U | 公开(公告)日: | 2019-12-10 |
发明(设计)人: | 李洪涛;张佳怡;林舒情;沈禹彤;吴慧涛;任煜 | 申请(专利权)人: | 南京锐达思普电子科技有限公司 |
主分类号: | G01S7/40 | 分类号: | G01S7/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 210014 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 发射信号处理电路 接收信号处理电路 测试电路 阵列雷达 千兆以太网接口 视频显示电路 本实用新型 实验系统 数字化实验系统 接收信号处理 信号处理流程 输出 电缆连接 高速LVDS 配置命令 配置信息 实时仿真 中间结果 上位机 总线 位机 雷达 发送 | ||
本实用新型公开了一种阵列雷达数字化实验系统。该实验系统由发射信号处理电路、接收信号处理电路、中频测试电路和视频显示电路等四部分组成。首先上位机通过千兆以太网接口将阵列雷达需要的配置信息发送给发射信号处理电路,发射信号处理电路根据配置命令完成相应处理,将结果发送到中频测试电路。中频测试电路将利用电缆连接发送与接收信号处理电路,接收信号处理电路接收到中频测试电路输出的信号,完成接收信号处理,并将中间结果输出到视频显示电路。同时,接收信号处理电路通过高速LVDS总线将完成的实验结果送至发射信号处理电路,通过千兆以太网接口送至上位机显示。本实用新型实现了阵列雷达实验系统,实时仿真阵列雷达雷达的信号处理流程。
技术领域
本发明属于一种雷达数字化实验系统,特别是一种阵列雷达的数字化实验系统。
背景技术
数字阵列雷达是一种发射波束和接收波束都采用数字波束形成技术的全数字有源相控阵雷达,具有高抗干扰能力、多种目标自适应识别能力、低截获率等优点,是现代雷达技术的前沿与重要发展方向。本发明实现了阵列雷达实验系统,实现了对阵列雷达信号处理过程的实时仿真,便于理解阵列雷达信号处理的全过程。
发明内容
本发明的目的在于提供一种阵列雷达数字化实验系统,本发明可以实时仿真阵列雷达的信号处理流程。
实现本发明目的的技术解决方案为:一种阵列雷达数字化实验系统,系统主要由四部分组成:
阵列雷达数字化实验系统主要由发射信号处理电路、中频测试电路、接收信号处理电路、视频显示电路等四部分组成。
发射信号处理电路。该电路接收上位机通过千兆以太网接口传来的阵列雷达配置信号,然后根据配置的命令完成相应的处理并将N个数字信号发出。
中频测试电路。该电路对N个数字信号进行数模转换(DAC)后,利用N个SMA高频接口对中频信号进行观察,然后通过高频电缆连接到另外N个SMA高频接口,然后变换为数字信号输出。
接收信号处理电路。该电路接收N个阵元的数字阵列信号后进行阵列雷达信号处理。
视频显示电路。该电路将接收信号处理电路的中间结果,经过数模转换(DAC)后得到视频信号输出。
本发明与现有技术相比,其显著优点:本发明可以实现整个阵列雷达实验系统,可以实时仿真阵列雷达的信号处理流程并观察仿真结果。
附图说明
图1是阵列雷达数字化实验系统。
图2是发射信号处理电路。
图3是中频测试电路。
图4是接收信号处理电路。
图5是视频显示电路。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明确,以下参照附图对本发明进一步详细说明。
本发明实现了一种阵列雷达数字化实验系统,具体流程如图1所示。
阵列雷达数字化实验系统主要由发射信号处理电路、中频测试电路、接收信号处理电路和视频显示电路组成。
发射信号处理电路结构图如图2所示,其由物理接口收发器(PHY)芯片、闪存(FLASH)、FPGA等组成。
发射信号处理电路对于输入的上位机传来的配置阵列雷达的信号,经物理接口收发器(PHY)芯片后,输出至FPGA,FPGA根据配置信息对信号进行处理,将处理后的结果通过电缆输出到中频测试电路。闪存在每次上电时对FPGA进行数据加载,FPGA将上位机的配置信息通过高速LVDS总线输出到接收信号处理电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京锐达思普电子科技有限公司,未经南京锐达思普电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821359195.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种X波段车载探测雷达接收装置
- 下一篇:一种复杂雷达信号模拟器