[实用新型]一种基于FPGA闭环控制的任意波形发生器有效
申请号: | 201821154732.6 | 申请日: | 2018-07-20 |
公开(公告)号: | CN208432932U | 公开(公告)日: | 2019-01-25 |
发明(设计)人: | 王丽娜;许冉;张易晨;赵婧儒;王铭秋 | 申请(专利权)人: | 南京信息工程大学 |
主分类号: | G06F1/02 | 分类号: | G06F1/02 |
代理公司: | 南京苏高专利商标事务所(普通合伙) 32204 | 代理人: | 张俊范 |
地址: | 211500 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 程控放大电路 任意波形发生器 相位累加器 闭环控制 控制模块 模数转换模块 数模转换模块 本实用新型 波形存储器 数据累加 存储波形数据 低通滤波电路 输出信号电压 输出波形 依次连接 转换模块 接收模 存储 电路 放大 采集 输出 分析 | ||
1.一种基于FPGA闭环控制的任意波形发生器,其特征在于,包括FPGA模块、数模转换模块、低通滤波电路、程控放大电路、模数转换模块,所述FPGA模块分别与数模转换模块、程控放大电路和模数转换模块连接,所述数模转换模块的输出端连接低通滤波电路,所述低通滤波电路的输出端连接程控放大电路,所述模数转换模块与程控放大电路的输出端连接采集输出信号电压值,所述FPGA模块包括控制模块、相位累加器和波形存储器,所述相位累加器由所述控制模块控制进行数据累加,所述波形存储器存储波形数据并根据所述相位累加器的数据累加结果输出波形至数模转换模块,所述控制模块接收模数转换模块采集的输出信号电压值并控制所述程控放大电路的放大倍数。
2.根据权利要求1所述的基于FPGA闭环控制的任意波形发生器,其特征在于,包括按键输入模块和显示模块,所述按键输入模块和显示模块与所述控制模块连接。
3.根据权利要求1所述的基于FPGA闭环控制的任意波形发生器,其特征在于,包括上位机,所述FPGA模块包括RAM模块,所述RAM模块用于存储模数转换模块采集的输出信号电压值,所述上位机与FPGA模块连接读取RAM模块存储数据。
4.根据权利要求1所述的基于FPGA闭环控制的任意波形发生器,其特征在于,所述波形存储器包括正弦波数据存储器、方波数据存储器、三角波数据存储器和锯齿波数据存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京信息工程大学,未经南京信息工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821154732.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:执行器微调装置的防误操作结构
- 下一篇:一种电脑一体机