[实用新型]一种基于PCI总线的高速缓冲型CAN接口卡有效
| 申请号: | 201821084319.7 | 申请日: | 2018-07-10 |
| 公开(公告)号: | CN208384564U | 公开(公告)日: | 2019-01-15 |
| 发明(设计)人: | 田英峰;张兴坤 | 申请(专利权)人: | 西安长远电子工程有限责任公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
| 代理公司: | 西北工业大学专利中心 61204 | 代理人: | 华金 |
| 地址: | 710100 陕西*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 双端口RAM 主控芯片 逻辑处理芯片 高速缓冲 一端连接 高延时 数据突发传输 本实用新型 数据丢失 通信数据 突发传输 吞吐率 | ||
1.一种基于PCI总线的高速缓冲型CAN接口卡,其特征在于,包括PCI芯片、FPGA逻辑处理芯片、双端口RAM通道、ARM主控芯片和若干CAN收发器;其中PCI芯片与双端口RAM通道一端连接,双端口RAM通道另一端与ARM主控芯片一端连接;ARM主控芯片另一端与若干CAN收发器连接;FPGA逻辑处理芯片分别与双端口RAM通道和ARM主控芯片连接。
2.如权利要求1所述的一种基于PCI总线的高速缓冲型CAN接口卡,其特征在于,外部计算机通过CPCI总线将数据信息发送至PCI桥芯片中,经PCI桥芯片转换为8位并行数据,传至FPGA逻辑处理芯片中,FPGA逻辑处理芯片判断传入的数据是否符合通信协议,符合则将数据传至双端口RAM通道中,并在双端口RAM通道中的存储模块进行存储,同时FPGA逻辑处理芯片控制ARM主控芯片对双端口RAM通道中的数据进行读取,传入至ARM主控芯片中的若干CAN控制器中,数据经若干CAN控制器传出至外部若干CAN收发器。
3.如权利要求1所述的一种基于PCI总线的高速缓冲型CAN接口卡,其特征在于,所述若干CAN收发器发送数据,若符合通信协议,则传入至ARM主控芯片中的若干CAN控制器中;FPGA逻辑处理芯片控制双端口RAM通道对ARM主控芯片中的数据进行读取,读取后传至PCI桥芯片中,经PCI桥芯片转换为32位并行数据,传至外部计算机中。
4.如权利要求1所述的一种基于PCI总线的高速缓冲型CAN接口卡,其特征在于,所述FPGA逻辑处理芯片作为双端口RAM通道和ARM主控芯片的逻辑控制单元,控制RAM和ARM的读写时序,协调数据按照统一的时钟进行传递。
5.如权利要求1所述的一种基于PCI总线的高速缓冲型CAN接口卡,其特征在于,还包括热插拔控制器,使得其他芯片在通电情况下能够进行插拔,无需断电。
6.如权利要求5所述的一种基于PCI总线的高速缓冲型CAN接口卡,其特征在于,所述热插拔控制器对PCI或者CPCI协议下提供的三种电压值12v、5v和3.3v均可工作或者同时并行工作,同时热插拔控制器能够对PCI或者CPCI协议下的数据总线、控制总线进行预充电、预放电,及时将CAN通信板的PCI端数据总线、地址总线、控制总线与系统PCI总线进行隔离,防止其他PCI设备数据异常,并保护PCI总线上桥芯片的安全。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安长远电子工程有限责任公司,未经西安长远电子工程有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821084319.7/1.html,转载请声明来源钻瓜专利网。





