[实用新型]可编程数模转换器、可编程发生器和电路有效
| 申请号: | 201820648150.7 | 申请日: | 2018-05-03 |
| 公开(公告)号: | CN208094532U | 公开(公告)日: | 2018-11-13 |
| 发明(设计)人: | V·昂德;J-F·林克 | 申请(专利权)人: | 意法半导体(鲁塞)公司 |
| 主分类号: | H03M1/66 | 分类号: | H03M1/66 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张昊 |
| 地址: | 法国*** | 国省代码: | 法国;FR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 可编程数模转换器 可编程发生器 二进制字 电路 模拟电路 模拟电压 数字电路 转换 | ||
1.一种可编程数模转换器,其特征在于,包括:
模拟电路,被配置为将二进制字转换为模拟电压的值;以及
数字电路,被配置为提供从最大值开始被缩减了缩减值的所述二进制字。
2.根据权利要求1所述的转换器,其特征在于,所述数字电路包括:
被配置为存储最大值的寄存器;
被配置为存储缩减值的寄存器,所述缩减值表示所述二进制字的缩减值;
计算寄存器;以及
减法器,被配置为从所述计算寄存器中的当前值中减去所述缩减值。
3.根据权利要求2所述的转换器,其特征在于,还包括被配置为包含所述二进制字的输出寄存器。
4.根据权利要求2所述的转换器,其特征在于,还包括被配置为触发缩减所述计算寄存器中的所述当前值的输入端。
5.根据权利要求4所述的转换器,其特征在于,所述输入端接收周期性触发信号,并且以所述周期性触发信号的节奏通过所述缩减值来缩减所述当前值。
6.根据权利要求2所述的转换器,其特征在于,所述最大值被周期性地重置。
7.一种可编程发生器,被配置为生成减小锯齿信号,其特征在于,包括:
可编程数模转换器,包括:
模拟电路,被配置为将二进制字转换为模拟电压的值;以及
数字电路,被配置为提供从最大值开始被缩减了缩减值的所述二进制字。
8.根据权利要求7所述的发生器,其特征在于,所述数字电路包括:
被配置为存储最大值的寄存器;
被配置为存储缩减值的寄存器,所述缩减值表示所述二进制字的缩减值;
计算寄存器;以及
减法器,被配置为从所述计算寄存器中的当前值中减去所述缩减值。
9.根据权利要求8所述的发生器,其特征在于,还包括被配置为包含所述二进制字的输出寄存器。
10.根据权利要求8所述的发生器,其特征在于,还包括被配置为触发缩减所述计算寄存器中的所述当前值的输入端。
11.根据权利要求10所述的发生器,其特征在于,所述输入端接收周期性触发信号,并且以所述周期性触发信号的节奏通过所述缩减值来缩减所述当前值。
12.根据权利要求8所述的发生器,其特征在于,所述最大值被周期性地重置。
13.一种电路,其特征在于,包括:
数模转换器,被配置为生成电压斜坡信号,所述数模转换器被配置为接收引发所述电压斜坡信号的电压被重置的重置信号以及引发所述电压斜坡信号的电压被缩减的缩减信号;以及
触发电路,被配置为生成所述重置信号和所述缩减信号,所述触发电路包括:
第一寄存器,被配置为存储重置周期值;
计数器,被配置为计数并输出计数值;
第一比较器,被配置为当所述计数值等于所述重置周期值时断言所述重置信号,所述重置信号进一步引发所述计数器被重置;
第二寄存器,被配置为存储累计值;
第二比较器,被配置为当所述计数值等于所述累计值时断言所述缩减信号;
第三寄存器,被配置为存储增加值;和
相加电路,被配置为响应于所述缩减信号的断言,将所述增加值与所述累计值相加,并且在所述第二寄存器中存储相加值作为所述累计值。
14.根据权利要求13所述的电路,其特征在于,还包括:
第三比较器,被配置为将所述电压斜坡信号与参考进行比较,并且生成控制信号;以及
脉宽调制电路,被配置为响应于所述控制信号生成脉宽调制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(鲁塞)公司,未经意法半导体(鲁塞)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820648150.7/1.html,转载请声明来源钻瓜专利网。





