[发明专利]一种LKJ数据换装速率优化方法和系统在审
申请号: | 201811650272.0 | 申请日: | 2018-12-31 |
公开(公告)号: | CN109660369A | 公开(公告)日: | 2019-04-19 |
发明(设计)人: | 张文华;徐景胜;赵霄;赵俊峰;张效;闫鑫;周文虎 | 申请(专利权)人: | 河南思维自动化设备股份有限公司 |
主分类号: | H04L12/18 | 分类号: | H04L12/18;H04W4/06;H04W4/42;H04W56/00;B61C17/00 |
代理公司: | 郑州中原专利事务所有限公司 41109 | 代理人: | 张春;李想 |
地址: | 450001 河*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据包 期望地址 数据换装 速率优化 冗余 应答 计时器 发送 发送请求 数据传输 数据发送 正常接收 重新发送 广播 换装 重发 重置 延迟 申请 优化 | ||
1.一种LKJ数据换装速率优化方法,其特征在于,包括:
(1)DMI向若干个冗余CPU发起广播,每个冗余CPU接收到广播后,向DMI发出应答,DMI接收到所有CPU的应答后,通过数据包的形式同时向所有CPU进行文件的发送;
(2)如果其中一个CPU接收到的数据包的地址小于期望地址,则该CPU重置计时器,延迟向DMI中发送重新发送数据包的应答;所述期望地址为当前应接收的数据包的地址;
(3)如果其中一个CPU接收到的数据包的地址大于期望地址,则当前CPU立即重新向DMI发送请求重新发送数据包的应答;
(4)如果所有CPU接收到的数据包的地址等于期望地址,则所有CPU正常接收数据。
2.根据权利要求1所述的一种LKJ数据换装速率优化方法,其特征在于:
所述(2)中,计时器设置在CPU中,该计时器设定的设定时间到时,向DMI发出请求发送数据的应答,当CPU发出应答时,计时器开始计时,计时器计时结束后,CPU重新发送应答。
3.根据权利要求1所述的一种LKJ数据换装速率优化方法,其特征在于:
DMI广播发送换装数据包的过程为:
DMI接收所有CPU发出的应答,如果在设定时间内接收不到其中至少一个CPU发出的应答,则将该至少一个CPU剔除出当前选择换装的CPU,对其它CPU立即广播发送换装数据的操作;
DMI预先设置发送状态表,发送状态表保存当前选择换装的所有CPU的请求信息;当DMI响应CPU发送的请求发送数据的应答或者请求重发数据的应答并广播发送换装数据完成后,清空发送状态表;等待接收到下一次选择换装的所有CPU的请求后,更新设置状态表。
4.根据权利要求3所述的一种LKJ数据换装速率优化方法,其特征在于:
DMI在执行广播发送换装数据操作时,发送数据的偏移地址选择发送状态表中的最小偏移地址,发送数据的长度选择最小偏移地址对应的请求长度。
5.根据权利要求3所述的一种LKJ数据换装速率优化方法,其特征在于:
DMI的CPU中需设置一个同步定时器,从收到本次广播过程的第一个CPU发出的应答时开始计时,若超过同步定时器设定的设定时间仍未收到全部冗余CPU的应答,则将当前未收到应答的CPU剔除发送集合,DMI立即执行数据的广播发送。
6.应用权利要求1~4所述方法的系统,其特征在于:
包括Ⅰ系主机单元和Ⅱ系主机单元,每一系主机单元均包括两模主控系统,每一模主控系统均包括一个CPU;
还包括与每模的CPU连接的DMI,DMI的CPU连接存储换装数据的IC卡。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南思维自动化设备股份有限公司,未经河南思维自动化设备股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811650272.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种云会议系统及方法
- 下一篇:一种数字广播系统的设备通信方法