[发明专利]一种时延补偿的方法和装置在审
| 申请号: | 201811648196.X | 申请日: | 2018-12-30 |
| 公开(公告)号: | CN109640389A | 公开(公告)日: | 2019-04-16 |
| 发明(设计)人: | 张辉;邱文才;陈健 | 申请(专利权)人: | 广东大普通信技术有限公司 |
| 主分类号: | H04W56/00 | 分类号: | H04W56/00 |
| 代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
| 地址: | 523808 广东省东莞市松山湖高新技术产*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 路径时延 接收端 时延补偿 输出端 信号源 测量脉冲信号 方法和装置 时钟同步 相位补偿 测量传输路径 时延测量模块 电路板 线路设计 线路延迟 信号传输 信号相位 中转电路 同步的 时延 延迟 | ||
本发明公开了一种时延补偿的方法和装置。该方法包括:测量脉冲信号从信号源到接收端的路径时延;根据所述路径时延在接收端或任一中间输出端进行信号的相位补偿。该装置包括时延测量模块,用于测量脉冲信号从信号源到接收端的路径时延;时延补偿模块,用于根据所述路径时延在接收端或任一中间输出端进行信号的相位补偿。本发明通过测量传输路径的时延,在中间输出端或者接收端进行补偿,可以达到接收端与信号源的信号相位同步的效果,可以克服不同电路板上信号传输的线路延迟、各个中转电路的延迟等,对于时钟同步而言,可降低时钟同步对线路设计的依赖性。
技术领域
本发明实施例涉及时钟同步技术,尤其涉及一种时延补偿的方法和装置。
背景技术
5G通信迈向商用的步伐逐步加快,根据IMT-2020(5G)推进组5G承载工作组2018年6月发布的《5G承载需求分析》白皮书,在关键性能方面,“更大带宽、超低时延和高精度同步”等性能指标需求非常突出。国际电联已经提出通信设备端到端的相位同步精度需要达到130ns甚至10ns。
目前的时钟同步技术方案中,系统级的时钟分发多采用以下方案:系统的时钟参考源经由传输线路输入锁相环,锁相环生成系统各芯片的工作时钟,经由时钟分发电路输出到系统中各个芯片。
上述技术方案中,如图1所示,各级传输线路、时钟分发电路可能会带来几十纳秒甚至上百纳秒的延迟,尤其在复杂系统中,参考源、锁相环、时钟分发电路及业务处理芯片可能在不同的电路板上,通过传输电缆或者传输背板实现时钟分发,传输延迟会更大,已经不满足5G通信系统以及精确测量系统中时钟同步需要达到纳秒级的要求。
发明内容
本发明提供一种时延补偿的方法和装置,以实现自动补偿时延,从而提高本地系统时钟精度。
一方面,本发明提供一种时延补偿的方法,包括:
测量脉冲信号从信号源到接收端的路径时延;
根据所述路径时延在接收端或任一中间输出端进行信号的相位补偿。
其中,测量脉冲信号从信号源到接收端的路径时延,包括:
在所述接收端设置信号环回路径;
脉冲信号按照传输路径从信号源到接收端,并通过所述信号环回路径折返,按照所述传输路径返回到所述信号源;
测量所述脉冲信号从信号源发出到返回所述信号源的总时延;
总时延的二分之一为路径时延。
进一步的,测量脉冲信号从信号源到接收端的路径时延,包括:
对每个接收端,分别测量多个脉冲信号从信号源到接收端的多个路径时延,取平均值。
其中,根据所述路径时延在接收端或任一中间输出端进行信号的相位补偿,包括:
根据所述路径时延,任一中间输出端提前发出下一个脉冲信号;
若所述脉冲信号为时钟信号,则所述中间输出端包括锁相环和时钟分发电路。
或者,根据所述路径时延在接收端或任一中间输出端进行时钟相位补偿,包括:
根据所述路径时延,所述接收端提前开始处理业务。
另一方面,本发明提供一种时延补偿的装置,包括:
时延测量模块,用于测量脉冲信号从信号源到接收端的路径时延;
时延补偿模块,用于根据所述路径时延在接收端或任一中间输出端进行信号的相位补偿。
其中,所述时延测量模块包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东大普通信技术有限公司,未经广东大普通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811648196.X/2.html,转载请声明来源钻瓜专利网。





