[发明专利]一种通信设备背板控制总线的方法在审
| 申请号: | 201811637130.0 | 申请日: | 2018-12-29 |
| 公开(公告)号: | CN109783419A | 公开(公告)日: | 2019-05-21 |
| 发明(设计)人: | 陈璞 | 申请(专利权)人: | 安徽皖兴通信息技术有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
| 代理公司: | 北京科亿知识产权代理事务所(普通合伙) 11350 | 代理人: | 汤东凤 |
| 地址: | 243000 安*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 背板 控制总线 逻辑器件 主控板 背板信号资源 接口板 占用 处理器 通信设备 转换 串行控制总线 背板连接器 控制接口卡 背板信号 并串转换 并行接口 串行背板 串行信号 多根并行 控制接口 控制通信 信号转换 信号组成 有效解决 总线 解析 并行 输出 节约 | ||
1.一种通信设备背板控制总线的方法,基于主控板、背板(102)和接口板;所述主控板内部包括主控板处理器(100)和主控板逻辑器件EPLD(101),所述接口板内部包括接口板逻辑器件EPLD(103)和接口板其他器件(104);其特征在于:所述主控板逻辑器件EPLD(101)通过并-串转换把主控板处理器(100)发出来的localbus总线(105)的多根并行信号转换成只有两根信号组成的串行信号即为串行背板控制总线(106);
所述串行背板控制总线(106)经过背板(102)发送给接口板逻辑器件EPLD(103);接口板逻辑器件EPLD(103)把串行的背板控制总线(106)通过串-并转换解析出来,重新转换成并行的localbus总线(107),并通过localbus总线(107)去控制接口卡其他器件(104)。
2.根据权利要求1所述的通信设备背板控制总线的方法,其特征在于:所述串行背板控制总线(106)包括两根信号,一根定义为时钟信号,另外一根定位数据信号;时钟信号作为数据信号的同步时钟源,实现数据同步传输。
3.根据权利要求2所述的通信设备背板控制总线的方法,其特征在于:所述方法具体包括以下步骤:
S100、主控板逻辑器件EPLD(101)发送默认的串行同步时钟和默认的串行数据0xFFFFFFFF;
接口板逻辑器件EPLD(103)接收到串行数据总线的值都是0xFFFFFFFF,则认为当前的串行数据处于空闲的状态;
S200、主控板逻辑器件EPLD(101)根据CPU当前地址访问的类型,在串行数据总线上发送不同的串行命令;
接口板逻辑器件EPLD(103)接收到串行数据发送的命令,接口板逻辑器件EPLD(103)退出串行数据总线是空闲的判断,接收当前的操作命令;
S300、主控板逻辑器件EPLD(101)根据当前的cpu访问的地址空间,把地址总线转换成串行信号发送到串行数据总线上;
接口板逻辑器件EPLD(103)继续接收串行的地址信息;
S400、主控板逻辑器件EPLD(101)根据CPU的访问的操作类型,转换串行数据总线的形式,如果是读操作,则释放数据总线的控制权,接收串行数据总线上的数据,如果是写操作,则继续准备发送写的数据;
接口板逻辑器件EPLD(103)根据步骤S200接收到的命令进行相应的操作;如果是读操作,则读取步骤S300的地址空间对应的数据,然后转换成串行的数据发回给主控板逻辑器件EPLD(101);如果是写操作,则继续接收串行的数据,然后转换成并行的信号,写到步骤S300对应的地址空间中,从而实现接口卡内部器件的管理。
4.根据权利要求3所述的通信设备背板控制总线的方法,其特征在于:所述步骤S200中主控板逻辑器件EPLD(101)根据CPU当前地址访问的类型,在串行数据总线上发送不同的串行命令,如果是读操作,则发送0x0110,如果是写操作,则发送0x0101。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽皖兴通信息技术有限公司,未经安徽皖兴通信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811637130.0/1.html,转载请声明来源钻瓜专利网。





