[发明专利]单片机间隙性工作控制方法、系统及装置有效
申请号: | 201811594956.3 | 申请日: | 2018-12-25 |
公开(公告)号: | CN109765985B | 公开(公告)日: | 2022-11-22 |
发明(设计)人: | 邱宝春 | 申请(专利权)人: | 赛特威尔电子股份有限公司 |
主分类号: | G06F1/329 | 分类号: | G06F1/329;G06F1/3234;G05B19/042 |
代理公司: | 深圳盛德大业知识产权代理事务所(普通合伙) 44333 | 代理人: | 贾振勇 |
地址: | 315000 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 单片机 间隙 工作 控制 方法 系统 装置 | ||
本发明适用于单片机领域,提供了一种单片机间隙性工作控制方法、系统及装置,所述方法包括:根据休眠周期中间隔的休眠时间配置单片机的间隔性休眠时间周期;选择高频时钟源的定时器开始计时;在单片机被唤醒时,停止计时以得到第一计时时间段,作为基准时间;根据休眠时间控制单片机休眠,单片机每次被唤醒后,根据累加基准时间计算休眠累加时间;判断休眠累加时间是否符合休眠周期以标准时间为正负误差的范围内;如果符合,控制单片机进行任务处理;将休眠累加时间复位,并控制单片机休眠。本发明防止了由于采用内部单片机内部低频时钟源唤醒控制单片机进行任务处理所导致的间隔性任务处理精准度低的现象,提高了单片机间隔性任务处理的精准度。
技术领域
本发明属于单片机领域,尤其涉及一种单片机间隙性工作控制方法、系统及装置。
背景技术
单片机是一种集成电路芯片,是采用超大规模集成电路技术把具有数据处理能力的中央处理器CPU、随机存储器RAM、只读存储器ROM、多种I/O口和中断系统、定时器/计数器等功能(可能还包括显示驱动电路、脉宽调制电路、模拟多路转换器、A/D转换器等电路)集成到一块硅片上构成的一个小而完善的微型计算机系统,在工业控制领域广泛应用。在设计电池供电的单片机低功耗系统时,除了硬件设计与器件选型作低功耗方面考虑以外,单片机软件设计普遍会采用间隙性工作方式,让系统大部分时间处于休眠状态下,间隙性的唤醒处理任务,以达到低功耗设计的目的,因此,在单片机低功耗系统使用过程中,针对单片机的间隙性工作控制尤为重要。
现有的单片机间隙性工作控制方法中,通常采用单片机内部低频时钟源用于单片机休眠模式下周期性的唤醒,以控制单片机进行任务处理,而由于单片机内部低频时钟源会随电源电压或环境温度变化导致参数的波动,进而导致对单片机周期性的唤醒精准度差,使得单片机间隔性任务处理的精准度低,降低了单片机的工作效率。
发明内容
本发明实施例的目的在于提供一种单片机间隙性工作控制方法、系统及装置,旨在解决现有的单片机间隙性工作控制方法使用过程中,由于采用单片机内部低频时钟源进行单片机休眠模式下周期性唤醒所导致的间隔性任务处理精准度低的问题。
本发明实施例是这样实现的,一种单片机间隙性工作控制方法,包括:
根据休眠周期中间隔的休眠时间配置单片机的间隔性休眠时间周期;
选择高频时钟源的定时器开始计时;
在所述单片机被唤醒时,停止计时以得到第一计时时间段,作为基准时间;
根据所述休眠周期中间隔的休眠时间控制所述单片机休眠,所述单片机每次被唤醒后,累加所述基准时间计算休眠累加时间;
判断所述休眠累加时间是否符合所述休眠周期以标准时间为正负误差的范围内,所述标准时间不大于所述基准时间;
如果符合,控制所述单片机进行任务处理;以及
将所述休眠累加时间复位,并控制所述单片机休眠。
更进一步的,所述根据休眠周期中间隔的休眠时间控制单片机休眠的步骤之前,所述方法包括:
当接收到针对所述单片机的上电信号时,获取所述单片机的内部时钟源信息;
获取所述内部时钟源信息中存储的休眠周期,并获取本地预存储的等份值;
根据所述等份值计算所述休眠周期中每等份对应的时间值,以得到所述休眠时间。
更进一步的,所述将所述休眠累加时间复位的步骤包括:
计算所述休眠周期与所述休眠累加时间之间的差值,以得到复位时间;
将所述复位时间对所述休眠累加时间进行替换。
更进一步的,所述根据累加所述基准时间计算休眠累加时间的步骤包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛特威尔电子股份有限公司,未经赛特威尔电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811594956.3/2.html,转载请声明来源钻瓜专利网。