[发明专利]一种雷达极化信息处理方法在审
申请号: | 201811549603.1 | 申请日: | 2018-12-18 |
公开(公告)号: | CN109581316A | 公开(公告)日: | 2019-04-05 |
发明(设计)人: | 王锋;刘鹏远;柳鹏;韩翠娥;刘昉 | 申请(专利权)人: | 中国人民解放军陆军工程大学 |
主分类号: | G01S7/41 | 分类号: | G01S7/41 |
代理公司: | 北京中索知识产权代理有限公司 11640 | 代理人: | 刘翔 |
地址: | 050003 *** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 回波信号 雷达极化 探测 极化信息 信息处理 信号处理结果 预处理步骤 处理方式 极化处理 生成步骤 探测信号 显示步骤 硬件成本 可重构 回波 采集 | ||
1.一种雷达极化信息处理方法,包括以下步骤:探测信号生成步骤:根据探测目标的不同,控制终端选择不同的雷达配置文件,并将配置文件烧入到FPGA的ROM中,雷达运行时,FPGA主控芯片将配置文件加载到高速RAM中,在所述FPGA主控芯片中生成先进先出队列,根据配置文件中的时序参数,将配置文件中的探测信号数据写入到所述先进先出队列中,再经过数模转换后,通过滤波得到探测信号并通过雷达天线进行发射;
回波信号采集步骤:所述FPGA主控芯片控制雷达的天线构成传输通道接收来自目标的模拟回波信号;
回波信号预处理步骤:所述FPGA主控芯片将传输通道采集得到的纵向、横向回波信号进行下变频、累加处理;
回波信号极化处理步骤:将预处理后的回波信号进行模数转换,然后由所述FPGA主控芯片进行加权、合并处理,随后通过先进先出队列缓存到高速RAM中;
回波信号处理结果显示步骤:控制终端通过高速总线读取所述高速RAM中的数据,并进行显示;
FPGA重构步骤:所述控制终端对配置文件进行修改,将配置文件中的工作模式修改为瞬时测量或者分时测量,由所述FPGA主控芯片加载至ROM中,当雷达运行时,将配置文件加载至高速RAM中,所述FPGA主控芯片根据配置文件对FPGA电路进行重构。
2.根据权利要求1所述的雷达极化信息处理方法,所述配置文件中具体包括:所述探测信号的波形参数、调频参数、时钟参数、雷达发射功率、发射周期、工作模式等。
3.根据权利要求1所述的雷达极化信息处理方法,所述根据配置文件中的时序参数,将配置文件中的探测信号数据写入到所述先进先出队列前还包括:需要读取外部的时钟源作为时序参数的基准时钟。
4.根据权利要求1所述的雷达极化信息处理方法,所述将配置文件中的探测信号数据写入到所述先进先出队列中具体为:当FPGA主控芯片检测到时序参数的上升沿时,才将所述探测信号写入到先进先出的队列中。
5.根据权利要求1所述的雷达极化信息处理方法,将预处理后的回波信号进行模数转换,然后由所述FPGA主控芯片进行加权、合并处理具体为:步骤A:将数字信号进行抽样和校正;步骤B:将校正后的信号发送给滤波器进行过滤处理;步骤C:将所述回波信号与全零的数据进行积分累加;步骤D:将处理完的数据进行结果校验。
6.根据权利要求5所述的雷达极化信息处理方法,所述结果校验具体采用基于stocks的矢量校验方法。
7.根据权利要求5所述的雷达极化信息处理方法,所述积分累加具体操作为:判断累加的次数是否已经达到预设值,若没有达到,则将本次累加结果进行缓存,等待下一个周期的回波数据到来,并与之进行进一步的累加,直到累加次数达到预设值。
8.根据权利要求1所述的雷达极化信息处理方法,所述FPGA主控芯片根据配置文件对FPGA电路进行重构具体为:所述FPGA主控芯片根据配置文件对电路区域重新划分,使之适配新的处理函数,适配完成后,还需要进行在线模拟测试。
9.根据权利要求1所述的雷达极化信息处理方法,所述控制终端还可以对所述FPGA主控芯片下达复位、断电、中止、采集、处理、保存等指令。
10.根据权利要求1所述的雷达极化信息处理方法,所述FPGA主控芯片具体为Xilinx公司的Virtex2系列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军陆军工程大学,未经中国人民解放军陆军工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811549603.1/1.html,转载请声明来源钻瓜专利网。