[发明专利]装置及计算设备有效
申请号: | 201811504393.4 | 申请日: | 2018-12-10 |
公开(公告)号: | CN109857694B | 公开(公告)日: | 2021-03-19 |
发明(设计)人: | 吴志伟;张晟榜 | 申请(专利权)人: | 联想(北京)有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 李春伟 |
地址: | 100085 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 装置 计算 设备 | ||
本公开提供了一种装置,包括:本体;第一连接器;选择器;第一接口,至少包括符合第一标准的子接口和符合第二标准的子接口;至少一个第一信号通道,可通讯地连接所述第一连接器和所述选择器;不少于所述至少一个第一信号通道的数量的第二信号通道,可通讯地连接所述选择器和所述第一接口,至少一个第二信号通道符合第一标准,至少一个第二信号通道符合第二标准,其中:所述选择器用于根据所述第一接口中被连接的子接口,从第二信号通道中选择与被连接的子接口符合相同标准的信号通道。本公开还提供了一种计算设备。
技术领域
本公开涉及一种装置及计算设备。
背景技术
现有技术为了允许系统使用同一个背板(Back Plane,简称BP)支持符合串行高级技术附件(Serial Advanced Technology Attachment,简称Sata或串口)的设备或符合非易失性内存主机控制器接口规范(Non-Volatile Memory express,简称NVME)标准的设备,如串口硬盘或NVME硬盘等,通常是在背板上设置分别符合两种标准的信号通道,例如,符合串口标准的信号通道与平台控制器(Platform Controller Hub,简称PCH,也叫做南桥芯片组)提供的串口通道相连,符合NVME标准的信号通道与中央处理器(Central ProcessingUnit,简称CPU)提供的PCIe通道相连。
这样的设计会存在以下问题,需要分别给支持符合串口标准的设备或符合NVME标准的设备提供专用线缆,以实现通信连接,而过多的使用专用线缆导致成本较高且不利于系统散热,此外,该连接方式使得连接器需要同时连接两个专用线缆,使得连接器需要使用较多的针脚PIN,造成生产成本和测试成本较高。
发明内容
本公开的一个方面提供了一种装置,包括本体、第一连接器、选择器、第一接口、第一信号通道和第二信号通道,其中,所述第一接口至少包括符合第一标准的子接口和符合第二标准的子接口,所述第一信号通道可通讯地连接所述第一连接器和所述选择器,所述第二信号通道可通讯地连接所述选择器和所述第一接口,至少一个第二信号通道符合第一标准,至少一个第二信号通道符合第二标准,所述选择器用于根据所述第一接口中被连接的子接口,从第二信号通道中选择与被连接的子接口符合相同标准的信号通道。该第一连接器可以通过一个专用线缆与PCH提供的高速输入输出(Input Output,简称IO)通道相连,这样使得可以根据接口中被连接的子接口,由选择器从多个信号通道中选择使用哪条信号通道,实现了信号通道可选的灵活的IO,减少了第一连接器中PIN的数量和专用线缆的数量。
可选地,所述装置还包括至少一个第三信号通道,该第三信号通道可通讯地连接所述第一连接器和所述第一接口,其中,至少部分所述第三信号通道符合所述第一标准或所述第二标准。当只有部分信号通道需要进行切换时,不需要进行切换的信号通道可以直接固定在装置上,这样可以减小设计难度且能降低成本。
可选地,在一种实施方式中,所述至少一个第一信号通道包括一个高速输入输出通道,所述至少一个第三信号通道包括三个符合第一标准的信号通道或者三个符合第二标准的信号通道。在另一种实施方式中,所述至少一个第一信号通道包括二个高速输入输出通道,所述至少一个第三信号通道包括二个符合第一标准的信号通道或者二个符合第二标准的信号通道。在另一种实施方式中,所述至少一个第一信号通道包括三个高速输入输出通道,所述至少一个第三信号通道包括一个符合第一标准的信号通道或者一个符合第二标准的信号通道。
可选地,所述第一连接器通过线缆与平台控制器的第一输入输出端口相连,所述第一输入输出端口支持的信号通道的数量不少于所述第一信号通道和所述第三信号通道的数量之和。与现有技术中需要分别使用两个专用线缆来给装置提供符合不同标准的信号通道相比,本实施例中只需要使用一个专用线缆和平台控制器提供的灵活的IO通道即可,进一步利用选择器实现可以提供符合不同标准的信号通道,这样可以减少专用线缆的数量,有助于降低成本,且可以降低线缆造成的风阻,此外,使用平台控制器提供的灵活的IO通道时,可以有效减少连接器的PIN的数量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联想(北京)有限公司,未经联想(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811504393.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种自适应串行时钟序列检测装置及方法
- 下一篇:服务器主板的接口切换系统