[发明专利]芯片及芯片上电启动方法有效
申请号: | 201811382324.0 | 申请日: | 2018-11-20 |
公开(公告)号: | CN109521863B | 公开(公告)日: | 2020-09-11 |
发明(设计)人: | 亓磊;胡德才;傅文海 | 申请(专利权)人: | 湖南国科微电子股份有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24 |
代理公司: | 北京超凡志成知识产权代理事务所(普通合伙) 11371 | 代理人: | 杨奇松 |
地址: | 410000 湖南省长沙市*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 启动 方法 | ||
本发明实施例涉及芯片设计技术领域,提供一种芯片及芯片上电启动方法,所述芯片包括使能引脚、时钟输入引脚及复位引脚,以及设置于芯片内部的第一时钟复位模块、选择器及控制器;第一时钟复位模块的输入端与时钟输入引脚及所述复位引脚均电连接,第一时钟复位模块的输出端与选择器电连接;选择器与使能引脚及芯片的控制器均电连接。本发明实施例通过对芯片上电启动的设计进行简化,旁路掉电源管理、高级安全等涉及上电启动的复杂处理过程,仅使用时钟信号和复位信号实现芯片上电启动,提高了芯片上电启动的可靠性。
技术领域
本发明涉及芯片设计技术领域,具体而言,涉及一种芯片及芯片上电启动方法。
背景技术
芯片上电启动过程的设计通常包括:首先,通过引脚提供时钟和复位,初始化系统状态;然后,开始系统时钟复位上电启动过程;最后,由CPU选择外部存储器获取指令,以用户可编程的方式,使系统进入正常工作状态。但是,随着芯片规模越来越大、复杂度越来越高,上电启动过程的设计也越来越复杂,不仅仅要考虑时钟和复位,还需考虑电源管理、高级安全等功能特性,比如上电电源稳定才会释放复位,芯片上电启动过程的可靠性遇到挑战。
发明内容
本发明实施例的目的在于提供一种芯片及芯片上电启动方法,用以改善上述问题。
为了实现上述目的,本发明实施例采用的技术方案如下:
第一方面,本发明实施例提供了一种芯片,所述芯片包括使能引脚、时钟输入引脚及复位引脚,以及设置于所述芯片内部的第一时钟复位模块、选择器及控制器;所述第一时钟复位模块的输入端与所述时钟输入引脚及所述复位引脚均电连接,所述第一时钟复位模块的输出端与所述选择器电连接;所述选择器与所述使能引脚及所述芯片的控制器均电连接;当所述使能引脚有效时,所述选择器选择所述第一时钟复位模块工作,所述第一时钟复位模块用于在接收到由所述时钟输入引脚提供的时钟信号和所述复位引脚提供的复位信号组成的两类信号时输出第一时钟复位信号,并将所述第一时钟复位信号传输至所述控制器进行芯片的上电启动。
进一步地,所述芯片的内部还设置有第二时钟复位模块,所述第二时钟复位模块的输入端与所述时钟输入引脚、所述复位引脚及所述芯片内部的多个复位功能引模块均电连接,所述第二时钟复位模块的输出端与所述选择器电连接;当所述使能引脚无效时,所述选择器选择所述第二时钟复位模块工作,所述第二时钟复位模块用于在接收到所述时钟输入引脚提供的时钟信号、所述复位引脚提供的复位信号、以及所述多个复位模块输出的所述多个复位功能信号时输出第二时钟复位信号,并将所述第二时钟复位信号传输至所述控制器进行芯片的上电启动。
进一步地,当所述使能引脚有效时时,所述选择器用于连通所述第一时钟复位模块的输出端和所述控制器;当所述使能引脚无效时,所述选择器用于连通所述第二时钟复位模块的输出端和所述控制器。
进一步地,所述多个复位功能模块包括电源管理电路、看门狗电路、软复位电路、IP核中的至少一种。
进一步地,所述选择器包括第一输入端、第二输入端、使能端及信号输出端,所述第一输入端与所述第一时钟复位模块电连接,所述第二输入端与所述第二时钟复位模块电连接,所述使能端与所述使能引脚电连接,所述信号输出端与所述控制器电连接。
进一步地,所述使能引脚与所述芯片的其它引脚分时复用。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南国科微电子股份有限公司,未经湖南国科微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811382324.0/2.html,转载请声明来源钻瓜专利网。