[发明专利]一种适用于数字处理系统的冷备份总线复用电路有效
申请号: | 201811369372.6 | 申请日: | 2018-11-16 |
公开(公告)号: | CN109491290B | 公开(公告)日: | 2020-08-14 |
发明(设计)人: | 李文琛;刘洁;赵辉;邢建丽;刘军锋 | 申请(专利权)人: | 西安空间无线电技术研究所 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 武莹 |
地址: | 710100*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 适用于 数字 处理 系统 备份 总线 用电 | ||
1.一种适用于数字处理系统的冷备份总线复用电路,其特征在于包括数据复用电路、接口阻抗隔离电路、分区供电管理电路,其中:
数据复用电路,对主控制板与多个被控制板的数据传输进行数据信号复用,所述的主控制板与多个被控制板的数据互联由同一组数据通路完成,主控制板的发送数据信号通过板间连接器送至多个被控制板,主控制板的主控FPGA通过板间连接器发送数据信号至被控制板的接口阻抗隔离电路;
接口阻抗隔离电路,包括接口芯片电路、被控终端匹配电阻R1、滤波电容C1;接口芯片电路的输入端接收主控FPGA发送的数据信号,输出端接被控终端匹配电阻R1一端,被控终端匹配电阻R1另一端接被控制板中被控FPGA的输入引脚,滤波电容C1一端接被控终端匹配电阻R1与被控制板中被控FPGA的输入引脚,滤波电容C1另一端接地;
分区供电管理电路,对接口阻抗匹配电路与对应的被控板分别进行独立供电,每个被控制板的分区供电管理电路为接口阻抗隔离电路供电,电源供电为被控制板根据系统要求分时供电;包括供电电源芯片D1,输出电压匹配电阻R2、R3,使能状态电阻R4,极性滤波电容C2、C3、C4、C5,陶瓷滤波电容C6、C7;电源芯片D1的输入电压VIN端接极性滤波电容C2正极端,极性滤波电容C2的另一端接极性滤波电容C3正极端,极性滤波电容C3的另一端接地,D1的输出电压VOUT端接极性滤波电容C4正极端,另一端串接C5的正极端,极性滤波电容C5另一端接地,D1的输出电压VOUT端同时接陶瓷滤波电容C6、C7一端,C6、C7另一端接地,D1的ADJ端同时接输出电压匹配电阻R2、R3一端,R2另一端接地,R3另一端接D1的VOUT端,使能状态电阻R4接D1的ENABLE端口与VIN的中间位置;
所述的接口芯片电路包括接口芯片N1、供电滤波电容C8、供电滤波电容C9、限流电阻R5、限流电阻R6、电阻R7、电阻R8;接口芯片N1的两个使能端口OE1、OE2接电阻R7,电阻R7的另一端接地,接口芯片N1的供电电源端口VCCA1、VCCA2接滤波电容C8、限流电阻R5,滤波电容C8的另一端接地,限流电阻R5另一端接供电VOUT,接口芯片N1的供电电源端口VCCB1、VCCB2接滤波电容C9和限流电阻R6,滤波电容C9的另一端接地,限流电阻R6另一端接供电VOUT,接口芯片N1的数据方向端口DIR1、DIR2接电阻R8,电阻R8的另一端接VOUT,接口芯片N1的8个GND端口均接地,N1的数据输入端口1B0接收数据信号,N1的数据输出端口1A0发送数据信号。
2.根据权利要求1所述的一种适用于数字处理系统的冷备份总线复用电路,其特征在于:所述的被控制板采用数据通道复用互联后与主控制板连接,被控制板内多片被控FPGA的数据互联采用菊花链方式。
3.根据权利要求1所述的一种适用于数字处理系统的冷备份总线复用电路,其特征在于:所述的被控终端匹配电阻R1在200Ω到1KΩ间,滤波电容C1容值在0.01uF到0.1uF间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811369372.6/1.html,转载请声明来源钻瓜专利网。