[发明专利]一种内嵌于忆阻器阵列的逻辑运算装置的计算方法有效
申请号: | 201811299080.X | 申请日: | 2018-11-02 |
公开(公告)号: | CN109521995B | 公开(公告)日: | 2023-05-12 |
发明(设计)人: | 景乃锋;李桃中;李彤;王琴;蒋剑飞;孙亚男;毛志刚 | 申请(专利权)人: | 上海交通大学 |
主分类号: | G06F7/544 | 分类号: | G06F7/544;G06F7/57 |
代理公司: | 上海伯瑞杰知识产权代理有限公司 31227 | 代理人: | 俞磊 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 忆阻器 阵列 逻辑运算 装置 计算方法 | ||
1.一种内嵌于忆阻器阵列的逻辑运算装置的计算方法,其特征在于,包括如下步骤:
1)互补形式的输入表示;
2)“和之积/积之和”的逻辑形式运算;
3)缓存中间计算结果;
所述互补形式的输入表示的方法如下:
针对互补形式的输入,利用反向连接的差分单元结构实现;
所述“和之积/积之和”的逻辑运算形式的方法如下:
利用阵列本身在位线上的“线或”操作实现最大项;
通过将敏感放大器输出的最大项取反得到最小项;
引入运算单元CU完成最大项或最小项的合并;
所述引入运算单元CU完成最大项或最小项的合并的方法如下:
针对“积之和”,要求使用最小项进行运算,需要在运算单元中集成或门;
针对“和之积”,要求使用最大项进行运算,需要在运算单元中集成与门。
2.根据权利要求1所述的内嵌于忆阻器阵列的逻辑运算装置的计算方法,其特征在于,所述差分单元结构通过堆叠方式得到,而不引入额外的面积开销。
3.根据权利要求1所述的内嵌于忆阻器阵列的逻辑运算装置的计算方法,其特征在于,所述缓存中间计算结果的方法如下:
利用运算单元CU缓存迭代过程中产生的中间结果。
4.根据权利要求3所述的内嵌于忆阻器阵列的逻辑运算装置的计算方法,其特征在于,所述利用运算单元CU缓存迭代过程中产生的中间结果的方法为:
复用传统存储阵列中的行缓冲,用于在运算过程中缓存迭代产生的中间结果。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811299080.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:乘法硬件电路、片上系统及电子设备
- 下一篇:基于电子自旋的多态真随机数发生器