[发明专利]一种低噪声开关跨导混频器有效
申请号: | 201811268084.1 | 申请日: | 2018-10-29 |
公开(公告)号: | CN109309480B | 公开(公告)日: | 2021-10-26 |
发明(设计)人: | 郭本青;王雪冰;陈鸿鹏;陈俊 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03D7/16 | 分类号: | H03D7/16 |
代理公司: | 电子科技大学专利中心 51203 | 代理人: | 甘茂 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 噪声 开关 混频器 | ||
1.一种低噪声开关跨导混频器,包括:第一跨导输入级、第二跨导输入级、第三跨导输入级、第四跨导输入级、开关混频级、有源输出负载级、第一谐振电路、第二谐振电路;其特征在于,
所述第一谐振电路包括:第一电感L1、第一电容C1、第三电容C3,所述第一电感与第一电容并联后、一端作为第一谐振电路的第一端、另一端串联第三电容后接地;
所述第二谐振电路包括:第二电感L2、第二电容C2、第四电容C4,所述第二电感与第二电容并联后、一端作为第二谐振电路的第一端、另一端串联第四电容后接地;
所述开关混频级包括:第一晶体管M1、第二晶体管M2,所述第一晶体管的栅极接电压VLO+、源级接地、漏极作为开关混频级的第一端,所述第二晶体管的栅极接电压VLO-、源级接地、漏极作为开关混频级的第二端;所述电压VLO+与电压VLO-为三角本振信号;
所述第一跨导输入级包括:第三晶体管M3,所述第三晶体管的栅极接电压VRF+、源级作为第一跨导输入级的第一端、漏极作为第一跨导输入级的第二端;
所述第二跨导输入级包括:第四晶体管M4,所述第四晶体管的栅极接电压VRF-、源级作为第二跨导输入级的第一端、漏极作为第二跨导输入级的第二端;
所述第三跨导输入级包括:第五晶体管M5,所述第五晶体管的栅极接电压VRF-、源级作为第三跨导输入级的第一端、漏极作为第三跨导输入级的第二端;
所述第四跨导输入级包括:第六晶体管M6,所述第六晶体管的栅极接电压VRF+、源级作为第四跨导输入级的第一端、漏极作为第四跨导输入级的第二端;
所述第一跨导输入级的第一端、第二跨导输入级的第一端、第一谐振电路的第一端均与所述开关混频级的第一端相连,所述第三跨导输入级的第一端、第四跨导输入级的第一端、第二谐振电路的第一端均与所述开关混频级的第二端相连,所述第一跨导输入级的第二端、第三跨导输入级的第二端均与所述有源输出负载级第一端VIF+相连,所述第二跨导输入级的第二端、第四跨导输入级的第二端均与所述有源输出负载级第二端VIF-相连。
2.按权利要求1所述低噪声开关跨导混频器,其特征在于,所述有源输出负载级包括:第七晶体管M7、第八晶体管M8、第一电阻RL1、第二电阻RL2、第五电容C5、第六电容C6,所述第七晶体管的源级与第八晶体管的源级均接电压VDD,所述第五电容一端接电压VDD、另一端接第七晶体管的漏极,所述第六电容一端接电压VDD、另一端接第八晶体管的漏极,所述第一电阻一端接第七晶体管漏极、另一端接第七晶体管栅极;所述第二电阻一端接第八晶体管漏极、另一端接第八晶体管栅极;所述第七晶体管栅极接第八晶体管栅极;所述第七晶体管的漏极作为有源输出负载级第一端VIF+,所述第八晶体管的漏极作为有源输出负载级第二端VIF-。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811268084.1/1.html,转载请声明来源钻瓜专利网。