[发明专利]系统芯片有效
| 申请号: | 201811172738.0 | 申请日: | 2018-10-09 |
| 公开(公告)号: | CN109765961B | 公开(公告)日: | 2020-10-27 |
| 发明(设计)人: | 王政治 | 申请(专利权)人: | 新唐科技股份有限公司 |
| 主分类号: | G05F3/26 | 分类号: | G05F3/26 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 王天尧;汤在彦 |
| 地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 系统 芯片 | ||
1.一种系统芯片,其特征在于,包括:
一系统核心逻辑;
一稳压器,耦接该系统核心逻辑,接收一电源电压,以提供一操作电压至该系统核心逻辑,且接收一电流设定信号,以设定该稳压器为一低电流模式或一高电流模式,从而抑制负载电流对该操作电压的影响;
一时脉产生器,提供一参考时脉信号;以及
一系统平衡电路,耦接于该系统核心逻辑、该稳压器及该时脉产生器之间,以接收该参考时脉信号,并且依据该参考时脉信号提供该电流设定信号至该稳压器,以及提供一系统时脉信号至该系统核心逻辑,其中该电流设定信号用以在该系统时脉信号使能前设定该稳压器为该高电流模式,并且在该系统时脉信号使能后设定该稳压器为该低电流模式。
2.如权利要求1所述的系统芯片,其特征在于,该系统平衡电路包括:
一第一延迟器,具有接收该参考时脉信号的一输入端及提供该系统时脉信号的一输出端;
一第二延迟器,具有耦接该第一延迟器的该输出端的一输入端及一输出端;
一第一反相器,具有耦接该第二延迟器的该输出端的一输入端及一输出端;以及
一第一与门,具有耦接该第一反相器的该输出端及该时脉产生器的多个输入端及提供该电流设定信号的一输出端。
3.如权利要求2所述的系统芯片,其特征在于,该第一延迟器及该第二延迟器的延迟时间的总和小于等于该系统时脉信号的一使能期间的一半。
4.如权利要求1所述的系统芯片,其特征在于,更包括一预载负载,接收一使能信号,以对应该使能信号而启动或关闭,其中该使能信号用以在该系统时脉信号使能前启动该预载负载,并且在该系统时脉信号使能后关闭该预载负载。
5.如权利要求4所述的系统芯片,其特征在于,该系统平衡电路包括:
一第三延迟器,具有接收该参考时脉信号的一输入端及一输出端;
一第四延迟器,具有耦接该第三延迟器的该输出端的一输入端及提供该系统时脉信号的一输出端;
一第五延迟器,具有耦接该第四延迟器的该输出端的一输入端及一输出端;
一第二反相器,具有耦接该第五延迟器的该输出端的一输入端及一输出端;
一第二与门,具有耦接该第二反相器的该输出端及该时脉产生器的多个输入端及提供该电流设定信号的一输出端;以及
一第三与门,具有耦接该第二反相器的该输出端及该第三延迟器的该输出端的多个输入端及提供该使能信号的一输出端。
6.如权利要求5所述的系统芯片,其特征在于,该第三延迟器、该第四延迟器及该第五延迟器的延迟时间的总和小于等于该系统时脉信号的一使能期间的一半。
7.如权利要求4所述的系统芯片,其特征在于,该使能信号用以在该稳压器设定为该高电流模式后启动该预载负载。
8.如权利要求1所述的系统芯片,其特征在于,该稳压器具有一电流镜电路,当该电流设定信号使能时,该电流镜电路的一镜射倍数设定为最大值,以使该稳压器为该高电流模式,当该电流设定信号禁能时,该电流镜电路的该镜射倍数设定为最小值,以使该稳压器为该低电流模式。
9.如权利要求1所述的系统芯片,其特征在于,该系统时脉信号的频率小于100kHz。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新唐科技股份有限公司,未经新唐科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811172738.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:最大功率追踪的发电装置与系统
- 下一篇:低功耗高PSRR的带隙基准电路





