[发明专利]数模混合自适应干扰对消装置有效
| 申请号: | 201811155137.9 | 申请日: | 2018-09-30 |
| 公开(公告)号: | CN109150215B | 公开(公告)日: | 2021-06-25 |
| 发明(设计)人: | 邢金岭;孟进;葛松虎;唐健;何方敏;李毅 | 申请(专利权)人: | 中国人民解放军海军工程大学 |
| 主分类号: | H04B1/10 | 分类号: | H04B1/10 |
| 代理公司: | 武汉开元知识产权代理有限公司 42104 | 代理人: | 马辉 |
| 地址: | 430000 *** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数模 混合 自适应 干扰 对消 装置 | ||
1.一种数模混合自适应干扰对消装置,其特征在于包括发射机、接收机、带有发射天线和接收天线的矢量调制器和相关控制器;矢量调制器完成参考信号的提取、I/Q矢量分解、I/Q分解量幅度和相位调整,干扰对消信号的合成;相关控制器通过自适应调整算法实时动态控制参考信号I/Q分解量的幅度和相位;发射机与矢量调制器的输入端电连接,接收机与矢量调制器的输出端电连接;
所述相关控制器包括3路相同的ADC采样通道、2路相同的DAC输出通道、数字处理核心FPGA;
ADC采样通道包括I路参考取样通道、Q路参考取样通道、误差取样通道;DAC输出通道包括Q路权值通道、I路权值通道;发射机工作时,矢量调制器提取部分发射信号作为发射端参考信号,矢量调制器将发射端参考信号分为I路参考和Q路参考;矢量调制器根据I路权值和Q路权值控制信号和参考信号生成误差信号;矢量调制器经I路参考取样通道、Q路参考取样通道、误差取样通道分别将I路参考、Q路参考、误差信号发送至FPGA,FPGA根据I路参考、Q路参考、误差信号生成I路权值和Q路权值控制信号;FPGA经Q路权值通道、I路权值通道分别将Q路权值和I路权值控制信号发送至矢量调制器;
I路参考取样通道、Q路参考取样通道、误差取样通道三路通道特性相同,每路所述取样通道包括依次电连接的低噪放电路、自动增益放大电路AGC、模拟延迟器、差分放大器、滤波器、模数转换器ADC;
所述模拟延迟器由LC延迟线器件和模拟多路复用器构成;LC延迟线器件,在模拟域延迟信号,包含5个抽头输出端,每个抽头输出均为输入信号的一个延迟版本,相邻抽头输出延迟步进1ns;模拟多路复用器包含5个输入端,1个输出端,在FPGA控制下实现5选1的切换功能;LC延迟线器件的5个输出端分别接到模拟多路复用器的5个输入端;LC延迟线器件的输入端与自动增益放大电路的输出端电连接,模拟多路复用器的输出端与差分放大器电连接。
2.根据权利要求1所述的数模混合自适应干扰对消装置,其特征在于:所述矢量调制器包括发射定向耦合器、正交功分器、I路定向耦合器、I路电调衰减器、Q路定向耦合器、Q路电调衰减器、第一功率合成器、第二功率合成器、误差定向耦合器;
发射定向定耦合器输入端接发射机,直通输出端接发射天线,耦合输出端接正交功分器;
正交功分器,输入端接发射定向耦合器,同相输出端接I路定向耦合器,90度移相输出端接Q路定向耦合器;
I路定向耦合器,输入端接正交功分器同相输出端,直通输出端接I路电调衰减器,耦合输出端经I路参考取样通道接FPGA;
I路电调衰减器,第一输入端接I路定向耦合器,第二输入端经I路权值通道接FPGA,输出端接第一功率合成器;
Q路定向耦合器,输入端接正交功分器90度移相输出端,直通输出端接Q路电调衰减器,耦合输出端经Q路参考取样通道接FPGA;
Q路电调衰减器,第一输入端接Q路定向耦合器,第二输入端经Q路权值通道接FPGA,输出端接第一功率合成器;
第一功率合成器,第一输入端接I路电调衰减器,第二输入端接Q路电调衰减器,输出端接第二功率合成器;
第二功率合成器,输入端接第一功率合成器,第二输入端接接收天线,输出端接误差定向耦合器;
误差定向耦合器,输入端接第二功率合成器,直通输出端接接收机,耦合输出端经误差取样通道接相关控制器。
3.根据权利要求2所述的数模混合自适应干扰对消装置,其特征在于Q路权值通道和I路权值通道两个通道特性相同且各包含依次电连接的数模转换器DAC、缓冲放大器、电压-电流转换电路。
4.根据权利要求1所述的数模混合自适应干扰对消装置,其特征在于所述FPGA包括I路数字延迟模块、Q路数字延迟模块、I路ADC解码模块、误差ADC解码模块、Q路ADC解码模块、第一数字乘法器、第二数字乘法器、第一IIR低通滤波器、第二IIR低通滤波器、第一DAC编码模块、第二DAC编码模块;I路模数转换器、误差模数转换器、Q路模数转换器的数字输出分别接I路模数转换器数字延迟模块、误差ADC解码模块、Q路模数转换器数字延迟模块的输入;I路模数转换器数字延迟模块的输出接I路ADC解码模块的输入;Q路数字延迟模块的输出接Q路ADC解码模块的输入;I路ADC解码模块的输出和误差ADC解码模块的输出接第一数字乘法器的输入,第一数字乘法器、第一IIR低通滤波器、第一数模转换器编码依次电连接;误差ADC解码模块的输出和Q路ADC解码模块的输出接第二数字乘法器的输入,第二数字乘法器、第二IIR低通滤波器、第一DAC编码模块,第一DAC编码模块的输出端与I路数模转换器的输入端电连接,第二DAC编码模块的输出端与Q路数模转换器的输入端电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军海军工程大学,未经中国人民解放军海军工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811155137.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种小型化ODU发射通道电路
- 下一篇:一种双频段接收机及其自动增益控制方法





